|
Altera的Cyclone V FPGA實現了業界最低的系統成本和功耗,其性能水平使得該器件系列成為突出您大批量應用優勢的理想選擇。與前幾代產品相比,總功耗降低了40%,具有高效的邏輯集成功能,提供集成收發器型號以及具有基于ARM的硬核處理器系統(HPS)的SoC FPGA型號。
業界領先的低功耗和系統低成本特性
該器件采用了TSMC的28-nm低功耗(28LP)工藝進行開發,對于成本敏感的應用,降低了功耗和成本。
總功耗比Cyclone IV GX FPGA低40%
功耗最低的串行收發器,每通道在5 Gbps時最大功耗88-mW。
處理性能超過4,000 MIPS (Dhrystones 2.1基準測試),功耗不到1.8 W (對于SoC FPGA)。
較多的使用了硬核知識產權(IP)模塊,降低了功耗。
還降低了成本——FPGA只需要兩路電源穩壓器電壓,提供具有小外形封裝選擇的線鍵合封裝。
豐富的硬核IP模塊
由于Cyclone V FPGA集成了豐富的硬核IP模塊,因此,您能夠以更低的系統總成本和功耗以及更短的設計時間完成更多的工作,從而突出產品優勢。關鍵硬核IP模塊包括:
支持Mobile DDR、LPDDR2 SDRAM和400-MHz DDR3 SDRAM的增強存儲器控制器,提供可選糾錯碼(ECC)支持。
提供多功能支持的PCI Express? Gen2
精度可調數字信號處理(DSP)模塊
HPS (對于SoC FPGA):
o 雙核ARM CortexTM-A9 MPCoreTM處理器
o 嵌入式外設(以太網、USB、閃存,等)
o 寬帶(>100 Gbps) HPS-FPGA互聯
為保護您寶貴的IP投入,Cyclone V FPGA還提供最全面的設計保護功能,包括支持易失和非易失密鑰的256位高級加密標準。
|