|
CEVA-XC4000架構為一個系列,共有六款完全可編程的DSP內核,為調制解調器開發人員提供了廣泛的性能選擇,同時符合最嚴苛的功耗限制。利用各內核代碼兼容且有統一的開發基礎結構、優化的軟件庫及統一工具鏈的優勢,客戶能夠顯著降低軟件開發成本,同時在未來產品中復用軟件投入。
為了應對日益增加的對更高性能和更低功耗的需求,CEVA-XC4000架構集成了新的以功耗為導向的創新增強方案,包括CEVA第二代功率調節單元(PSU 2.0)。它通過處理器、存儲器、總線和系統資源的細小單元來實現對時鐘和電壓的動態調節。該架構還采用了緊耦合擴展作為功耗優化協處理器和用于執行關鍵物理層功能間的內部連通和接口,從而進一步降低功耗。重新調整的帶有低層模塊隔離的流水線同樣是為高度優化功耗而設計。
CEVA-XC4000集成了增強的系統級機制、隊列和接口以提供優異的性能;實現更快的連通性、更高的帶寬、更短的等待時間及更好的物理層控制。該架構利用兩個獨立但內部混合的高精度指令集,支持最先進的4x4和8x8 MIMO算法,從而保證調制解調器品質。
為了更好地為CEVA-XC4000客戶服務,CEVA還與CEVA-XCnet合作伙伴mimoOn及Antcor合作,發布了面向 LTE-A Rel-10 和 Wi-Fi 802.11ac 等復雜通信標準的完整參考架構,支持高達 1.7 Gbps 的傳輸速率。這些參考架構包含高度優化的 LTE-A和Wi-Fi 軟件庫。
|