久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > 利用P89C669的23 b的線性地址并采用CPLD外部擴展

利用P89C669的23 b的線性地址并采用CPLD外部擴展

作者: 時間:2011-05-01 來源:網絡 收藏

在本設計中,共需要得到設備選擇信號如SRAM芯片M68AF127B的片選CS_RAM,2個FLASH ROM芯片SST29SF040的片選CS_ROM0,CS_ROM1,模擬多路選擇器SN74LV4052的使能信號線CS_4052,另外還有一些控制信號線,這里就不一一介紹。

實際上,P2口引入,就的23 b線而言,用來譯碼和少量的控制信號等主要是最高的幾位,在本設計中,由于SST29SF040用到線A0~A18,所以的地址譯碼處理只能是剩下的A19~A22,這將在下文的的譯碼單元可以看到。

A0~A7低地址74HC573進行鎖存,A16~A18地址內容74HC574進行鎖存,如圖3所示。

M68AF127B,SST29SF040,74HCA052的功能連接圖如圖4所示,74HC4052用于UART口的,如圖5所示。

3 EPM7032S的邏輯設計

CPLD的設計原理圖的方法進行設計,簡便快捷,如圖6所示,采用74374模塊鎖存P2口的輸入信號,ALE反向后得到_ALE作為74374的鎖存時鐘線輸入。



評論


相關推薦

技術專區

關閉