久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 手機與無線通信 > 設計應用 > AD9779A的寄存器配置及PLL頻帶優化

AD9779A的寄存器配置及PLL頻帶優化

作者: 時間:2011-03-11 來源:網絡 收藏


  4 在環境溫度下的鎖定

本文引用地址:http://cqxgywz.com/article/156608.htm

   VCO(壓控振蕩器)有效運行范圍1.0~2.0GHz,在這個范圍內有63個頻率重疊帶,如圖3所示。對于期望的VCO輸出頻率,有多個有效的值供選擇。但各個的鎖定范圍隨溫度的變化而變化。各個頻帶的中心頻率隨溫度的升高而降低,隨溫度的降低而升高。每個器件在特定的溫度下都有一個最優的PLL頻帶選擇值,而且各個器件之間也有30~40 MHz的誤差。因此,需要為每個器件選擇合適的PLL頻帶值。

25℃環境下的典型鎖定范圍

圖3 25℃環境下的典型鎖定范圍

  具有PLL頻帶自動選擇功能,當自動選擇功能啟用時,能得到一個PLL的鎖定頻帶,通過SPI讀取相應的得到該頻帶值,即當前溫度下的頻帶。為了在整個溫度范圍內獲得最佳的PLL性能,PLL必須用表4所列的設置。

表4 PLL設置

PLL設置

  4.1 使用溫度傳感器PLL頻帶

  當器件在一個極端溫度下啟動,PLL自動模式下得到的頻帶值在另一個溫度下可能無法保持鎖定。在-40~+85℃環境下的PLL頻帶方法如下:

  ①N1(Register 0x09,Bits[6:5])和N2(Register 0x09,Bits[4:3])。

 ?、谠O置PLL頻帶值為63(Register 0x08,Bits[7:2]),開啟PLL自動模式。

 ?、鄣鹊絇LL_LOCK引腳或PLL鎖定指示器(Register 0x00,Bit1)變成高電平。這個過程大概5 ms。

 ?、茏x回6位的PLL頻帶值(Register 0x08,Bits[7:2])。

 ?、莓擯LL自動選擇完成,根據溫度,通過向(Register0x08,Bits[7:2])寫入回讀值來設置PLL頻帶。

  這個過程要求在啟動或復位時檢測溫度,以達到PLL頻帶值的最。如果最優頻帶在0~31范圍內(低VCO頻率),參考表5。

表5 PLL頻帶優化設置(頻帶值0~31)

PLL頻帶優化設置(頻帶值0~31)

  如果最優頻帶在32~62范圍內(高VCO頻率),參考表6。

表6 PLL頻帶優化設置(頻帶值32~62)

PLL頻帶優化設置(頻帶值32~62)

  4.2 工廠校準模式設定PLL頻帶

  如果沒有溫度傳感器,可以在室溫(約25℃±10℃)下進行工廠校準法。步驟如下:

  ①設置N1(Register 0x09,Bits[6:5])和N2(Register 0x09,Bits[4:3])。

 ?、谠O置PLL頻帶值為63(Register 0x08,Bits[7:2]),開啟PLL自動模式。

 ?、鄣鹊絇LL_LOCK引腳或PLL鎖定指示器(Register 0x00,Bitl)變成高電平。這個過程大概5 ms。

 ?、茏x回6位的PLL頻帶值(Register 0x08,Bits[7:2])。

 ?、菹蚍且资源鎯ζ鲗懭隤LL頻帶值。系統上電或重啟時,通過SPI載入PLL頻帶值到Register 0x08,Bits[7:2]。

  4.3 PLL頻帶優化程序

  結語

  AD9779A在信號發生器中是數模轉換的關鍵部分,實際使用中根據工程需要來配置AD9779A內部。經檢驗20℃當輸入時鐘為150 MHz,N1=2,N2=4時,PLL頻帶值穩定在010010(18),fvco范圍為1 174~1 231MHz。輸入時鐘為100 MHz,N1=4,N2=4時,PLL頻帶值穩定在100111(39),fvco范圍為1 564~1 639 MHz。SPI通信程序也可用于信號發生器的直流偏置和輸出校準部分,從而簡化系統的軟件設計。


上一頁 1 2 3 下一頁

評論


相關推薦

技術專區

關閉