久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > 驗證FPGA設計:模擬,仿真,還是碰運氣?

驗證FPGA設計:模擬,仿真,還是碰運氣?

作者: 時間:2009-05-07 來源:網絡 收藏

現在的許多用戶工作中都要用到。但是,什么時候才能不用,直接將設計放到芯片里?

  要點
  * 大型設計中需要采取類似于 設計的流程。
  * 在驗證流程中,有必要將和基于混合使用。
  * 對于模擬和的混合尚無公認的指導性方法。
  * 通過簡短的調查,提出了一種可為大家接受的驗證先進FPGA設計的建議方法。

  曾幾何時,要驗證 FPGA 的邏輯設計,可以先編譯、寫入,然后按下評估板上的復位按鈕。但是,隨著FPGA規模的增大,這種被Xilinx公司軟件產品營銷總監Hitesh Patel 稱為“blow and go”(逃生法)的驗證方式已不能滿足要求。要做出一個近乎完美的有百萬個門的設計,達到可以從封裝引腳就可以調試的地步,成功的機會非常之渺茫。因此,FPGA設計組也開始采取設計組已使用多年的方法,采用基于軟件的設計模擬。

  但是這種方法也引出了一系列重要的問題: FPGA設計中模擬的作用應該跟在設計中一樣嗎?驗證人員是否還是要在某個時刻將設計裝入產品FPGA并馬上開始測試它?如果是這樣,這個時刻是在什么時候?為了弄清設計團隊現在都在做什么,我們詢問了一些工作中與FPGA用戶關系最緊密的人。作為參考,我們還詢問了幾個在驗證過程中采用FPGA原型來進行ASIC設計團隊,以了解他們的意見。


上一頁 1 2 3 4 5 6 7 下一頁

關鍵詞: FPGA 模擬 仿真 ASIC SOC

評論


相關推薦

技術專區

關閉