低功耗 文章 最新資訊
低功耗ADC技術(shù)延長電池續(xù)航時(shí)間
- 在便攜式傳感器、4至20mA控制回路或具有模數(shù)轉(zhuǎn)換器(ADC)的其他系統(tǒng)設(shè)計(jì)中,功耗越低,意味著電池續(xù)航時(shí)間越長...
- 關(guān)鍵字: 低功耗 ADC技術(shù) 電池續(xù)航
基于DSP的便攜系統(tǒng)的功耗優(yōu)化政策
- 為了幫助數(shù)字信號處理器(DSP)開發(fā)人員最大化地延長電池使用時(shí)間,并促成功率敏感的便攜系統(tǒng),德州儀器(TI)公司...
- 關(guān)鍵字: DSP 低功耗 便攜系統(tǒng)
超小型ADC提升低功耗醫(yī)療應(yīng)用
- 超小型ADC提升低功耗醫(yī)療應(yīng)用,目前醫(yī)療設(shè)備的發(fā)展正在徹底變革家庭醫(yī)療保健市場,人們無需離開家門就能診斷出各種健康狀況。技術(shù)的發(fā)展使得便攜式自助護(hù)理保健系統(tǒng)成為現(xiàn)實(shí),這些系統(tǒng)可以幫助人們監(jiān)視諸如血壓、血糖和體溫等重要指標(biāo)。 家庭醫(yī)
- 關(guān)鍵字: ADC 低功耗 醫(yī)療應(yīng)用
一種低壓低功耗襯底驅(qū)動軌至軌運(yùn)算放大器設(shè)計(jì)
- 介紹了一種基于襯底驅(qū)動技術(shù)的低電壓低功耗運(yùn)算放大器。輸入級采用襯底驅(qū)動MOSFET,有效避開閾值電壓限制;輸出采用改進(jìn)前饋式AB類輸出級,確保了輸出級晶體管的電流能夠得到精確控制,使輸出擺幅達(dá)到軌至軌。整個(gè)電路采用PTM標(biāo)準(zhǔn)0.18 μm CMOS工藝參數(shù)進(jìn)行設(shè)計(jì),用Hspice進(jìn)行仿真。模擬結(jié)果顯示,測得直流開環(huán)增益為62.1 dB,單位增益帶寬為2.13 MHz,相位裕度52°,電路在0.8 V低電壓下正常運(yùn)行,電路平均功耗只有65.9 μW。
- 關(guān)鍵字: 低壓 低功耗 襯底 驅(qū)動
第二代串行 RapidIO 和低成本、低功耗的 FPGA
- 過去,F(xiàn)PGA在系統(tǒng)設(shè)計(jì)中發(fā)揮了重要作用,但現(xiàn)在還需要新的性能,同時(shí)需要降低整個(gè)系統(tǒng)的構(gòu)建和運(yùn)營成本。功能豐富、低成本的FPGA實(shí)現(xiàn)了快速的產(chǎn)品上市時(shí)間與較短的投資回報(bào)周期,并且擁有能夠適應(yīng)不斷發(fā)展的標(biāo)準(zhǔn)的靈活性和性能。系統(tǒng)/設(shè)計(jì)工程師現(xiàn)在還擁有了一個(gè)令人興奮的、改進(jìn)的工具集來解決不斷演進(jìn)的信號處理市場的挑戰(zhàn)。
- 關(guān)鍵字: RapidIO FPGA 串行 低功耗
低功耗 介紹
如果用實(shí)實(shí)在在的詞語來表達(dá),那就是:這些特點(diǎn)減少了一個(gè)終端系統(tǒng)的總功耗,而這反過來又有望降低我們對于化石燃料的依賴。由于可以將較低的功耗直接視為等同于所需電力的減少,因此使得上述目標(biāo)得以實(shí)現(xiàn)。而且,較少的電力消耗首先意味著產(chǎn)生電能所需的化石燃料的減少。相應(yīng)地,這將有助于減少對于我們所居住星球的大氣和氣候具有負(fù)面影響的溫室氣體。
為了進(jìn)一步說明這一點(diǎn),考慮一下,美國每年總耗電量大約為 4 萬億 [ 查看詳細(xì) ]
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司




