久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 共柵頻率補償

共柵頻率補償 文章 最新資訊

基于SOC應用的運算放大器IP核設計

  • 摘要:基于SOC應用,采用TSMC 0.18μm CMOS工藝,設計實現了一個低電壓、高增益的恒跨導軌到軌運算放大器IP核。該運放采用了一倍電流鏡跨導恒定方式和新型的共柵頻率補償技術,比傳統結構更加簡單高效。用Hspice對整個電路進行仿真,在1.8V電源電壓、10pF負載電容條件下,其直流開環增益達到103.5dB,相位裕度為60.5度,輸入級跨導最大偏差低于3%。 關鍵詞:運算放大器;軌到軌;共柵頻率補償;IP核   1引言   在SOC的模擬集成電路設計中,使用簡單的電路結構
  • 關鍵字: SOC  運算放大器  軌到軌  共柵頻率補償  IP核  
共1條 1/1 1

共柵頻率補償介紹

您好,目前還沒有人創建詞條共柵頻率補償!
歡迎您創建該詞條,闡述對共柵頻率補償的理解,并與今后在此搜索共柵頻率補償的朋友們分享。    創建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473