久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 卷積碼編

卷積碼編 文章 最新資訊

基于VHDL語言的卷積碼編解碼器的設計

  • 1 引言 數字信息在有噪信道中傳輸時,會受到噪聲干擾的影響,誤碼總是不可避免的。為了在已知信噪比的情況下達到一定的誤碼率指標,在合理設計基帶信號,選擇調制、解調方式,并采用頻域均衡或時域均衡措施的基礎上,還應采用差錯控制編碼等信道編碼技術,使誤碼率進一步降低。卷積碼和分組碼是差錯控制編碼的2種主要形式,在編碼器復雜度相同的情況下,卷積碼的性能優于分組碼,因此卷積碼幾乎被應用在所有無線通信的標準之中,如GSM ,IS95和CDMA2000的標準中。 目前,VHDL語言已成為EDA領域
  • 關鍵字: VHDL  單片機  卷積碼編  嵌入式系統  
共1條 1/1 1

卷積碼編介紹

您好,目前還沒有人創建詞條卷積碼編!
歡迎您創建該詞條,闡述對卷積碼編的理解,并與今后在此搜索卷積碼編的朋友們分享。    創建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473