久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 異步時鐘域通信

異步時鐘域通信 文章 最新資訊

基于FPGA的TS over IP的設計與實現

  • 隨著互聯網的發展, 數字電視信號的網絡傳輸得到了越來越多的關注,本文設計與實現了一種基于FPGA和MCU(R8051XC2)的TS over IP系統,并對傳統的TS over IP系統進行了改進。此系統通過從標準TS流接口接收TS流,將其以乒乓操作的方式存放在兩個雙口RAM中,再通過一定方法封裝IP包發送至網絡,實現了TS流和網絡IP數據包的相互轉換。通過向系統推送TS流數據并使用抓包軟件對經過系統的數據進行分析統計的方法證明,得出以下結論,此系統在相同情況與有限的硬件條件下,相比傳統的使用FIFO作為
  • 關鍵字: FPGA  TS over IP  異步時鐘域通信  雙端口RAM  201509  
共1條 1/1 1

異步時鐘域通信介紹

您好,目前還沒有人創建詞條異步時鐘域通信!
歡迎您創建該詞條,闡述對異步時鐘域通信的理解,并與今后在此搜索異步時鐘域通信的朋友們分享。    創建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473