久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 抗混疊架構

抗混疊架構 文章 最新資訊

常見問題解答:如何設計采用Sallen-Key濾波器的抗混疊架構

  • 簡介此KWIK(技術訣竅與綜合知識)電路應用筆記提供了解決特定設計挑戰的分步指南。對于給定的一組應用電路要求,本文說明了如何利用通用公式應對這些要求,并使它們輕松擴展到其他類似的應用規格。 在任何采樣系統中,例如涉及ADC的測量系統中,有一種稱為混疊的現象,它可能導致處于較高頻帶的信號“向下折疊”到奈奎斯特頻帶,使其與目標信號無法區分。奈奎斯特頻率是采樣速率fs的一半。由ADC采樣的電路帶寬應小于采樣速率的一半。混疊會導致干擾信號和噪聲污染輸出,從而影響測量精度。圖1和圖2分別顯示了正確采樣(高采樣速率)
  • 關鍵字: Sallen-Key  濾波器  抗混疊架構  
共1條 1/1 1

抗混疊架構介紹

您好,目前還沒有人創建詞條抗混疊架構!
歡迎您創建該詞條,闡述對抗混疊架構的理解,并與今后在此搜索抗混疊架構的朋友們分享。    創建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473