久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 硅設計鏈產業協作組織

硅設計鏈產業協作組織 文章 最新資訊

硅設計鏈廠商通力合作降低90納米芯片總功耗

  • 硅設計鏈產業協作組織(Silicon Design Chain Initiative)的半導體工業領導廠商宣布,經流片驗證的低功耗90納米芯片設計技術可使芯片的總功耗降低40%。該低功耗設計采用了多個廠商的先進技術:ARM1136JF-S™測試芯片,ARM® Artisan®標準設計單元庫和存儲單元,Cadence Encounter™設計平臺和TSMC的Reference Flow 5.0。參加硅設計鏈協作組織的公司有:應用材料Applied Materials,
  • 關鍵字: 硅設計鏈產業協作組織  
共1條 1/1 1

硅設計鏈產業協作組織介紹

您好,目前還沒有人創建詞條硅設計鏈產業協作組織!
歡迎您創建該詞條,闡述對硅設計鏈產業協作組織的理解,并與今后在此搜索硅設計鏈產業協作組織的朋友們分享。    創建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473