- 硅安全傳統上側重于密碼學,包括加固加密加速器和保護密鑰存儲。在系統芯片(SoC)設計中,這種方法不夠。SoC將多個組件,如核心、內存和第三方IP塊集成到一個芯片上。這種集成引入了硬件層面的漏洞,這些漏洞并非針對加密算法本身。相反,這些威脅利用芯片的物理實現和架構結構。對于系統架構師和工程師來說,了解這些漏洞至關重要。那么,這些非密碼風險究竟存在于哪里?這些擔憂可分為三大類:側信道攻擊、故障注入攻擊和架構隔離缺陷。側通道攻擊側信道攻擊(SCA)被動利用硬件在運行過程中產生的非預期信息泄漏。這種泄漏可能包括功
- 關鍵字:
SoC 硬件層面 漏洞
硬件層面介紹
您好,目前還沒有人創建詞條硬件層面!
歡迎您創建該詞條,闡述對硬件層面的理解,并與今后在此搜索硬件層面的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473