久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> :fpga

:fpga 文章 最新資訊

在低成本FPGA中實現動態相位調整

  • 在低成本FPGA中實現動態相位調整,在FPGA中,動態相位調整(DPA)主要是實現LVDS接口接收時對時鐘和數據通道的相位補償,以達到正確接收的目的。ALTERA的高端FPGA,如STRATIX(r) 系列中自帶有DPA電路,但低端的FPGA,如CYCLONE(r)系列中是沒有的。本文主
  • 關鍵字: 相位  調整  動態  實現  FPGA  成本  

NU HORIZONS ELECTRONICS成為萊迪思半導體全球代理商

  •   萊迪思半導體公司今日宣布Nu Horizons Electronics Corp. 即日起將在全球范圍內代理萊迪思的全部產品。Nu Horizons目前在整個亞太地區代理萊迪思產品。   Nu Horizons全球代理部總裁Kent Smith 表示:“Nu Horizons Electronics 非常高興能與萊迪思一起拓展全球業務。萊迪思是全球領先的FPGA、PLD、可編程時鐘和電源管理器件、軟件設計工具和IP核供應商之一,并且我們的全球銷售和工程師團隊對于可編程邏輯技術非常了解。萊
  • 關鍵字: 萊迪思  FPGA  PLD  可編程時鐘  電源管理器件  

基于FPGA的圖像裁剪電路的設計與實現

  • 摘要:本文提出了一種基于FPGA的圖像裁剪電路的設計方法,利用像素的抽取改變圖像的分辨率,從而達到圖像裁剪的效果。與傳統的方法相比,這種方法簡單易行,開發成本低,圖像的清晰度能滿足一定的要求。此方法數據處
  • 關鍵字: FPGA  圖像  裁剪  電路    

基于FPGA的雙口RAM與PCI9O52接口設計

  • 摘要:為了解決PCI9052和雙口RAM之間讀寫時序不匹配的問題,本設計采用可編程器件來實現它們之間的接口電路。此電路可以使系統更加緊湊。核心邏輯部分采用有限狀態機實現,使控制邏輯直觀簡單,提高了設計效率。
  • 關鍵字: FPGA  PCI9  RAM  PCI    

一種基于FPGA技術的智能導盲犬設計

  • 引言隨著信息化和數字化的發展,現在社會中人們的生活變得更加豐富多彩,生活更加便利。但是有一種...
  • 關鍵字: FPGA  智能導盲犬  

甚于ARM和FPGA的全彩獨立視頻LED系統

  • 目前,顯示屏按數據的傳輸方式主要有兩類:一類是采用與計算機顯示同一內容的實時視頻屏;另一類為通過USB、以太網等通信手段把顯示內容發給顯示屏的獨立視頻源顯示屏,若采用無線通信方式,還可以隨時更新顯示內容,靈
  • 關鍵字: 視頻  LED  系統  獨立  全彩  ARM  FPGA  甚于  

基于IPTV系統中的FPGA供電問題解

  • IPTV視頻廣播中采用FPGA作為編碼和解碼平臺的好處是明顯的。然而,為FPGA供電可能是一個挑戰,而采用根據電源要求設計的專用電源管理器件,如MIC68200,將極大地縮短新系統的上市時間。
  • 關鍵字: 供電  問題  FPGA  系統  IPTV  基于  通信協議  

FPGA的嵌入式系統USB接口設計

  • FPGA的嵌入式系統USB接口設計,摘要:設計基于FPGA的IP-BX電話應用系統,用于傳統的電話網絡(PSTN)與PC機之間的接口連接。USB2.0接口器件EZ-USB FX2 CY7C68013A-56工作在slave FIFO模式,為基于FPGA的嵌入式系統與PC機之間提供數據和命令通道,從
  • 關鍵字: 接口  設計  USB  系統  嵌入式  FPGA  

FPGA 協處理的進展

  • 對許多包含并行性或可流水化的算法而言,由于裕量連接帶寬可實現用戶自定義的數據通路,這樣,邏輯可在一個時鐘周期內訪問存儲器或訪問另一個邏輯塊的結果,從而使FPGA的持續性能可接近峰值性能。由于固定架構具備預先確定的用以實現不同功能的邏輯塊集合,所以可以為FPGA配置支持某種給定算法的最優邏輯函數比例來實現器件資源的最佳利用。




  • 關鍵字: 進展  處理  FPGA  交換  

基于高速幀同步和相位模糊估計法的FPGA實現

Altera Stratix IV GT FPGA與QSFP實現互操作性

  •   Altera 公司今天宣布其Stratix® IV GT FPGA 實現了與Avago公司 的 40G 四通道小型可插拔 (QSFP) 光學模塊的互操作性。QSFP 光學模塊在單條光纖電纜鏈路上數據速率為 40-Gbps。利用 Stratix IV GT FPGA 中特有的 11.3-Gbps 嵌入式收發器,設計人員現在可以運用 FPGA 的靈活性和性能優勢在其線卡中將 40G QSFP 光學模塊橋接到其它器件,從而增加總系統帶寬。   QSFP 是一些計算及電信應用中使用的高性能交換機、路
  • 關鍵字: Altera  FPGA  Stratix  QSFP  

基于FPGA的DDS設計

  • 摘要:利用現場可編程門陣列(FPGA)設計并實現直接數字頻率合成器(DDS)。結合DDS的結構和原理,給出系統設計方法,并推導得到參考頻率與輸出頻率間的關系。DDS具有高穩定度,高分辨率和高轉換速度,同時利用Ahera公司
  • 關鍵字: FPGA  DDS    

基于FPGA的時間間隔測量模塊設計

  • 摘要:介紹一種基于FPGA技術的時間間隔測量方法,通過分析FPGA的主要技術優勢及其在工業控制領域中所處的重要地位,給出設計時間間隔測量模塊所選用的FPGA器件并進行硬件設計,以及所選用的軟件并進行軟件設計。描述
  • 關鍵字: FPGA  時間間隔測量  模塊設計    

FPGA和ARM的Profibus-DP主站通信平臺設計

  • 摘要:提出一個使用FPGA和ARM微控制器實現Profibus-DP主站(1類)通信平臺的解決方案;解析了Profibus-DP通信協議,重點是令牌輪轉協議;給出了該主站通信平臺的系統構建。該通信平臺可以獨立實現Profibus-DP主站(1類)
  • 關鍵字: Profibus-DP  FPGA  ARM  通信    

基于FPGA的偽隨機序列發生器設計

  • 摘要:討論了應用移位寄存器在Ahera的FPGA芯片中實現線性和非線性偽隨機序列的方法,該算法基于m序列本原多項式來獲得線性m序列和非線性m子序列移位寄存器的反饋邏輯式。文中給出了以Altera的QuartusⅡ為開發平臺,并
  • 關鍵字: FPGA  偽隨機序列  發生器    
共6463條 329/431 |‹ « 327 328 329 330 331 332 333 334 335 336 » ›|
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473