久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> asic-to-fpga

asic-to-fpga 文章 最新資訊

利用Virtex-5 FPGA實現更高性能的方法

  • 在FPGA系統設計中,要達到性能最大化需要平衡具有混合性能效率的元器件,包括邏輯構造(fabric)、片上存儲器、DSP和I/O帶寬。在本文中,我將向你解釋怎樣能在追求更高系統級性能的過程中受益于Xilinx? 的Virtex?-5 FPGA構建模塊,特別是新的ExpressFabric?技術。以針對邏輯和算術功能的量化預期性能改進為例,我將探究ExpressFabric架構的主要功能。基于實際客戶設計的基準將說明Virtex-5ExpressFabric技術性能平均比前一代Virtex-4 FPGA要高
  • 關鍵字: FPGA  Virtex-5  單片機  邏輯構造  嵌入式系統  

可重構計算技術將漸入民用領域

  • ??? 可重構計算(Reconfigurable Computing) 技術是指在軟件的控制下,利用系統中的可重用資源(如FPGA等可重構邏輯器件),根據應用的需要重新構造一個新的計算平臺,達到接近專用硬件設計的高性能。它避免了微處理器計算模式因為取指、譯碼等步驟導致的性能損失,同時也消除了專用集成電路(ASIC)計算模式因為前期設計制造的復雜過程帶來的高代價和不可重用等缺陷。???? 從某種意義上來說,可重構計算技術并不是什么新技術,
  • 關鍵字: FPGA  可重構計算  嵌入式  

FPGA實現的FIR算法在汽車動態稱重儀中的應用

  • 引言 車輛在動態稱重時,作用在平臺上的力除真實軸重外,還有許多因素產生的干擾力,如:車速、車輛自身諧振、路面激勵、輪胎驅動力等,給動態稱重實現高精度測量造成很大困難。若在消除干擾的過程中采用模擬方法濾波,參數則不能過大,否則將產生過大的延遲導致不能實現實時處理,從而造成濾波后的信號仍然含有相當一部分的噪聲。所以必須采用數字濾波消除干擾。 FIR濾波的原理及實現 本文采用FIR數字濾波,其原理如公式1所示。 Y(n)= (1) 其中h(k)為系統濾波參數,x(n)為采集的信號,
  • 關鍵字: FIR算法  FPGA  動態稱重儀  汽車電子  汽車電子  

低功耗FPGA設計技術

  • 一、前言      隨著系統功率預算的不斷緊縮,迫切需要新型低功率元器件。對通信基礎設施而言,電路板冷卻、機箱體積小型化以及系統可靠性在系統設計中都起著重要的作用。對e-應用,電池壽命、熱耗散和小體積尺寸是主要的設計難點。選用智能器件,輔以正確的設計技巧增加了符合功率預算的可能性。盡管可編程邏輯器件(PLD)有很好的性能,然而卻以犧牲功耗為代價。Actel公司的抗熔斷型FPGA提供低功耗且高性能應用的理想解決方案。本文涵蓋Actel eX系列以及SX/SX-A系列器件,詳細描述了器件的結構特點與設計技巧。
  • 關鍵字: FPGA  低功耗  

賽靈思推出系統性能最高、編譯時間最快的ISE WEBPACK 9.1i設計套件

  • 可免費下載并同時支持Windows和Linux平臺的設計套件,能降低平均10%的動態功耗并提供擴展的FPGA器件支持      2007年1月30日,北京 - 全球領先的可編程邏輯解決方案提供商賽靈思公司(Xilinx, Inc.) (NASDAQ:XLNX) 日前宣布推出最新版本、可免費下載的邏輯設計套件——集成軟件環境 (ISE™) WebPACK™ 9.1i,目前用戶可立即下載使用。這一新版本包含了使用廣泛的賽靈思 ISE Foundatio
  • 關鍵字: FPGA  Linux  Windows  

FPGA與CPLD的區別

  • 管FPGA和CPLD都是可編程ASIC器件,有很多共同特點,但由于CPLD和FPGA結構上的差異,具有各自的特點:①CPLD更適合完成各種算法和組合邏輯,FP GA更適合于完成時序邏輯。換句話說,FPGA更適合于觸發器豐富的結構,而CPLD更適合于觸發器有限而乘積項豐富的結構。②CPLD的連續式布線結構決定了它的時序延遲是均勻的和可預測的,而FPGA的分段式布線結構決定了其延遲的不可預測性。 ③在編程上FPGA比CPLD具有更大的靈活性。CPLD通過修改具有固定內連電路的邏輯功能來編程,FPGA主要通過
  • 關鍵字: CPLD  FPGA  

基于S3C44B0X的嵌入式Socket通信設計

  • 隨著微電子技術的不斷創新和發展,嵌入式系統已經廣泛滲透到科學研究、工程設計、國防軍事、自動化控制領域以及人們日常生活的方方面面。由嵌入式微控制器組成的系統其最明顯的優勢就是可以嵌入到任何微型或小型儀器和設備中。 嵌入式系統是指將應用程序、操作系統與計算機硬件集成在一起的系統。它以應用為中心、以計算機技術為基礎,而且軟硬件可以裁剪,因而是能滿足應用系統對功能、可靠性、成本、體積和功耗的嚴格要求的專用計算機系統1。嵌入式系統與通信、網絡技術的結合可以極大地增強網絡的智能化與靈活性,拓展通信功能,從而實現
  • 關鍵字: 通訊  網絡  無線  SoC  ASIC  

意法擴建法國創新系統 應用SoC解決方案

  •     意法半導體日前宣布公司擴建了位于法國格勒諾布爾的專門研發系統級芯片(SoC)解決方案的創新系統整合中心(CIIS)。     CIIS位于法國格勒諾布爾科技集群地區科學園Polygone Scientifique的中心,擴建項目是新增兩個占地面積13,000m2的設施。該中心原有設施包括32,000m2辦公區、8,000m2無塵室和實驗室、1,800m2測試設施。可同時容納600名員工辦公的擴建工程證明ST一直在履行自上個世紀7
  • 關鍵字: SoC  解決方案  意法半導體  SoC  ASIC  

一種眼科B型超聲診斷議

  • 摘要:介紹一種以Winbond公司的W78E58單片機為控制核心,并采用FPGA和大容量FIFO等器件構成的眼科B型超聲診斷儀。闡述了眼科超聲診斷儀的基本原理,使用FIFO作為數據共享RAM實現采樣和顯示相對獨立的模塊化設計方案以及FPGA在該設計中的具體應用。 20世紀50年代初超聲探測開始應用于醫學領域至今,超聲診斷技術已有了長足的進展。超聲診斷儀更是形式多樣,型號繁多。 超聲診斷儀通常按三種方法分類,它們是:①按圖像信息的獲取方法分類,由此可分為反射法超 聲診斷儀、多普勒法超聲診斷儀和透射法超
  • 關鍵字: FPGA  醫療電子專題  

Nios II系統在數字式心電診監測設備中的應用

  • (1、武漢科技學院 河北 武漢 430073;2、華中科技大學 同濟醫學院河北 武漢 430000) 1 引言心電檢測儀是醫學界運用廣泛的一種心電監測設備,他主要由12導聯心電傳感器和心電信號處理設備兩部分組成,目前運用廣泛的數字式心電檢測儀大都是由DSP處理器外加一個單片機(MCU),通過編寫復雜的并行通訊協議來完成的,這種結構雖然有較高的精度,但硬件設計復雜,軟件編寫煩瑣,相應的開發周期長,研制成本高。本設計采用Altera公司先進的SOPC(可編程片上系統)解決方案--以32位Nios I
  • 關鍵字: FPGA  II  Nios  醫療電子專題  

基于FPGA的數字式心率計

  • 心率計是常用的醫學檢查設備,實時準確的心率測量在病人監控、臨床治療及體育競賽等方面都有著廣泛的應用。心率測量包括瞬時心率測量和平均心率測量。瞬時心率不僅能夠反映心率的快慢。同時能反映心率是否勻齊;平均心率雖只能反映心率的快慢,但記錄方便,因此這兩個參數在測量時都是必要的。   測量心率有模擬和數字兩種方法。模擬方法是在給定的時間間隔內計算R波(或脈搏波)的脈沖個數,然后將脈沖計數乘以一個適當的常數測量心率的。這種方法的缺點是測量誤差較大、元件參數調試困難、可靠性差。數字方法是先測量相鄰R波之間的時間,
  • 關鍵字: FPGA  醫療電子專題  醫療保健類  

多核SoC的嵌入式軟件開發

  • 與幾年前相比,生產嵌入式應用產品的oem感受到了越來越大的市場壓力,產品的新功能和新特性、業界新標準、市場供求、用戶對低功耗甚至零功耗的不斷追求,以及產品成本等越來越多的因素都會對典型嵌入式設計產生影響,這使得目前市場上的各種應用產品,從純粹的消費電子(如蜂窩電話、mp3播放器、數碼相機)到基礎設備(基站、電話系統、wan交換機等),都產生了變化,這些變化促使研發人員開發更加完善和復雜的軟件,并在高端產品上使用大量的fpga。這些變化同時也將設計者推向了asic/soc與非傳統硬件模型——多核設計。
  • 關鍵字: SoC  ASIC  

基于S3C44B0X的嵌入式Socket通信設計

  • 隨著微電子技術的不斷創新和發展,嵌入式系統已經廣泛滲透到科學研究、工程設計、國防軍事、自動化控制領域以及人們日常生活的方方面面。由嵌入式微控制器組成的系統其最明顯的優勢就是可以嵌入到任何微型或小型儀器和設備中。 嵌入式系統是指將應用程序、操作系統與計算機硬件集成在一起的系統。它以應用為中心、以計算機技術為基礎,而且軟硬件可以裁剪,因而是能滿足應用系統對功能、可靠性、成本、體積和功耗的嚴格要求的專用計算機系統1。嵌入式系統與通信、網絡技術的結合可以極大地增強網絡的智能化與靈活性,拓展通信功能,從而
  • 關鍵字: SoC  ASIC  

基于32位RISC處理器SoC平臺的Linux操作系統實現

  • 引言 智原科技的fie8100 soc平臺是一種低功耗、便攜式視頻相關應用開發soc平臺,也可用于基于fa526 cpu的soc設計驗證。 基于fa526的linux軟件開發套件,開發人員可將linux一2.4.19軟件環境在fie8100平臺上安裝實現,并完成對平臺上所有ip的驅動程序安裝和對fa526的內部調試。 fa526介紹 fa526是一顆有著廣泛用途的32位risc處理器。它包括一個同步cpu內核(core)、獨立的指令/數據緩存(cache)、獨立的指令/數
  • 關鍵字: SoC  ASIC  

PSoc的電容式非接觸感應按鍵設計

  • 電容式感應技術正在迅速成為面板操作和多媒體交互的全新應用技術,其耐用性和降低bom成本方面的優勢,使這種技術在非接觸式操作界面上得到廣泛的應用。本文采用psoc片上系統芯片,實現了非接觸式、穩定可靠的電容式感應按鍵的設計。 1 psoc片上系統 psoc微處理器由處理器內核、系統資源、數字系統和模擬系統組成。psoc片上系統包含8個數字模塊和12個模擬模塊。這些模塊都可進行配置,用戶通過對這些模塊進行配置,定義出用戶所需要的功能。數字模塊可配置成定時器、計數器、串行通信口(uarts)、crc
  • 關鍵字: SoC  ASIC  
共6865條 438/458 |‹ « 436 437 438 439 440 441 442 443 444 445 » ›|
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473