久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cpld/fpga

cpld/fpga 文章 最新資訊

基于FPGA的水聲信號采樣存儲系統設計

  • 摘要:為了提高水聲傳感器網絡通信系統試驗和算法研究的效率,水聲傳感器網絡節點需要具有水聲通信的原始波形數據的記錄功能。本文設計了一種水聲信號采樣存儲系統,實現了數據變速率AD采集、數據環形存儲、數據連續
  • 關鍵字: FPGA  水聲信號  采樣  存儲    

基于FPGA的高精度時差測量系統設計

  • 摘要:在時差定位(TDOA)技術中,高精度的時差測量是準確定位的關鍵。針對這一需要, 提出一種基于FPGA 的高精度時差測量系統的實現方案。本系統的時差測算單元以Altera 公司Cyclone 系列的EP1C3T144 芯片為核心,并提
  • 關鍵字: FPGA  高精度  時差測量  系統設計    

基于FPGA的軟件無線電平臺設計

  • 0 引 言軟件無線電的出現,是無線電通信從模擬到數字、從固定到移動后,由硬件到軟件的第三次變革。簡單地說,軟件無線電就是一種基于通用硬件平臺,并通過軟件可提供多種服務的、適應多種標準的、多頻帶多模式的、可
  • 關鍵字: FPGA  軟件無線電  平臺設計    

基于EDA 技術(FPGA)的自動門控制系統設計

  • 引 言門和人類文明是孿生的,它伴隨著人類文明的發展而躍動。21 世紀的今天,門更加突出了安全理念,強調了有效性:有效地防范、通行、疏散,同時還突出了建筑藝術的理念,強調門與建筑以及周圍環境整體的協調、和諧
  • 關鍵字: FPGA  EDA  自動門  控制系統設計    

基于FPGA核心的數字化儀模塊設計

  • PXI總線是NI公司在計算機外設總線PCI的基礎上實現的新一代儀器總線,已經成為業界開放式總線的標準,基于PXI總線的數字化儀模塊是現代測 試系統中重要的一種數據記錄與處理設備。設計一個雙通道12 bit/250 MHz采樣頻
  • 關鍵字: FPGA  核心  數字化儀  模塊設計    

Altera通過早期使用計劃,讓客戶提前了解面向FPGA的OpenCL效能優勢

  •   Altera公司(NASDAQ: ALTR)今天發布其面向FPGA的OpenCL (開放計算語言)早期使用計劃(EAP),支持客戶提前了解Altera面向FPGA的OpenCL解決方案。采用這一開放標準,設計團隊可以在高級C語言框架中面向FPGA設計他們自己的系統和算法,大大簡化了FPGA的開發。作為EAP計劃的一部分,客戶能夠預先了解Altera的OpenCL解決方案,參加面向FPGA的OpenCL培訓課程,獲得相關資料,觀看其技術演示。   OpenCL是一種開放編程標準,能夠跨CPU、GPU和
  • 關鍵字: Altera  FPGA  OpenCL   

基于FPGA嵌入式系統的雷達信號模擬器設計

  • 摘 要: 結合FPGA嵌入式系統具有硬件電路高并行度和軟件編程控制簡單的特點,設計了一套基于FPGA嵌入式系統的雷達信號模擬器,能夠完成雷達中頻和視頻信號、雜波和干擾信號的模擬,實現雷達系統在不具備實際接收前端
  • 關鍵字: FPGA  嵌入式系統  雷達  信號模擬器    

基于FPGA在彈上信息處理機中的應用

  • 引言信息處理機(圖1)用于完成導彈上多路遙測信息的采集、處理、組包發送。主要功能包括高速1553B總線的數據收發 、422接口設備的數據加載與檢測、多路數據融合和數據接收、處理、組包發送的功能。其中,總線數據和其
  • 關鍵字: FPGA  信息處理  中的應用    

基于Spartan-3 FPGA的視頻采集系統設計

  • 引言視頻采集的主流實現方案有兩種:一是基于ASIC,該方案一般采用意法、AMD等公司的專用視頻處理芯片;二是基于DSP,主要采用TI、ADI等公司的DSP信號處理器。它們作為輔處理器,可在主CPU控制下進行視頻信號的采集壓
  • 關鍵字: Spartan  FPGA  視頻采集  系統設計    

NI基于FPGA的控制系統為智能電網電力電子系統帶來革新

  • .NISingle-BoardRIO通用逆變器控制器(GeneralPurposeInverterController,GPIC)提供個了一個革命性...
  • 關鍵字: FPGA  NI  智能電網電力電子  

基于CPLD和MAX7000系列的數據采集系統簡介

  • 基于CPLD和MAX7000系列的數據采集系統簡介,CPLD是復雜的PLD,專指那些集成規模大于1000門以上的可編程邏輯器件。它由與陣列、或陣列、輸入緩沖電路、輸出宏單元組成,具有門電路集成度高、可配置為多種輸入輸出形式、多時鐘驅動、內含ROM或FLASH(部分支持在系
  • 關鍵字: 系統  簡介  數據采集  系列  CPLD  MAX7000  基于  

基于FPGA的IRIG-B編碼器的設計

  • 我國靶場測量、工業控制、電力系統測量與保護、計算、通信、氣象等測試設備均采用國際標準IRIG-B格式的時間碼(簡稱B碼)作為時間同步標準。B碼是一種串行的時間格式,分為直流碼(DC碼)和交流碼(AC碼)兩種,其格式和碼
  • 關鍵字: IRIG-B  FPGA  編碼器    

基于FPGA的可復用通信接口設計

  • 摘要:集成電路設計越來越向系統級的方向發展,解決模塊間的接口問題顯得尤為重要。 SPI 串行總線是一種常用的標準接口,其使用簡單方便而且占用系統資源少,應用相當廣泛。 本文將介紹一種新的通用的SPI 總線的FPGA
  • 關鍵字: FPGA  可復用  接口設計  通信    

基于FPGA的數字中頻接收和恢復系統設計

  • 摘要 介紹一種數字中頻恢復系統,該系統分為光纖接收單元、FPGA核心單元和QDUC單元。光纖接收單元采用高速串行器/解串器TLK1501,完成高速串行數據的串行轉換。FPGA核心單元對數據進行解碼、檢驗、配置TLK1501和AD9
  • 關鍵字: FPGA  數字中頻  恢復系統    

IBERT在FPGA中的應用

  • 摘要 IBERT即集成式比特誤碼率測試儀,是Xilinx專門用于具有高速串行接口的FPGA芯片的調試和交互式配置工具。文中介紹了IBTERT基本功能、實現原理,并結合實例闡述用IBTERT調試FPGA時的具體方法和調試步驟。
    關鍵詞
  • 關鍵字: IBERT  FPGA  中的應用    
共7078條 229/472 |‹ « 227 228 229 230 231 232 233 234 235 236 » ›|

cpld/fpga介紹

您好,目前還沒有人創建詞條cpld/fpga!
歡迎您創建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473