久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cpu 內核

cpu 內核 文章 最新資訊

采用IP內核的多業務分組平臺介紹

  • 一、引言   

    隨著軟交換和未來3G業務的開展,現有網絡業務分組化的趨勢日益明顯。ITU-T也明確指出,下一代網絡NGN是基于分組承載的網絡。而現有的數據承載主要采用交換機光纖直聯方式或通過基于SDH的MSTP方式,
  • 關鍵字: 平臺  介紹  分組  業務  IP  內核  采用  

在ARMSYS上進行uClinux內核移植的總結

  • 在ARMSYS上進行uClinux內核移植的總結,1。簡述針對“如何在以S3C44B0X為核心的ARMSYS開發板上建立uClinux內核移植”的一個總結,其內容包括對Bootloader的功能分析和uClinux2。4。24發行版內核基礎上針對S3C44B0X開發板進行修改的重點內容的逐一
  • 關鍵字: 移植  總結  內核  uClinux  進行  ARMSYS  

基于LPC1311設計的Cortex-M3 CPU USB接

  • NXP LPC1311/13/42/43 是基于Cortex-M3 的微控制器,具有高度集成和低功耗,可用于嵌入式應用。CPU工作頻率高達 ...
  • 關鍵字: LPC1311  Cortex-M3  CPU  USB  

英特爾首款14nm CPU型號定名凌動Z2580

  •   據國外媒體報道,來自SemiWiKi的消息稱,首款基于14納米技術制造的CPU的名字日前揭曉。英特爾公司的這款14納米CPU定名為凌動Z2580。該產品支持4G LTE技術,而4G LTE技術則是手機,平板電腦甚至是超級筆記本極有可能使用的技術。但跟該產品有關的其他技術還未被透露,包括電池功耗。   該產品開始被定名為Airmont,根據英特爾公司的規劃,這款產品預計在2014年初推出。而現在的情況顯示,產品的生產預計會在2013年夏天開始,2014年能夠大規模推廣。
  • 關鍵字: 英特爾  CPU  

以低成本將Linux 內核移植到嵌入式處理系統的方法

  • 以低成本將Linux 內核移植到嵌入式處理系統的方法,隨著基于 Linux 的嵌入式系統得到日益廣泛的應用,人們不禁要問,類似 Linux 這樣的免費開放源代碼操作系統的真正成本到底是多少?要將 Linux 內核移植到定制嵌入式處理系統,您必須對產品所需要的內核功能、這些功能
  • 關鍵字: 處理  理系  方法  嵌入式  移植  Linux  內核  成本  

將LED驅動增加進內核的方法

  • 將LED驅動增加進內核的方法,接下來我們將之前開發的驅動直接編譯進內核中。方法如下:第一步:在OK6410開發板提供的Android內核源碼配置中,將板子自帶的LED驅動取消選中。#make menuconfigDevice Drivers->Character Devices->下面的以下兩項去
  • 關鍵字: 方法  內核  增加  驅動  LED  

Scull在2.6.35-30內核中的編譯解決方案

  • Scull在2.6.35-30內核中的編譯解決方案,LDD3作為從事驅動開發工作人員的必要參考資料,認真研究書中的附帶源碼具有很高的參考價值,但由于代碼基于2.6.10內核,部分內核API較老,導致在2.6.35-30等較新內核上編譯不能通過,由于工作需要,特花了一段時間進
  • 關鍵字: 解決方案  編譯  內核  2.6.35-30  Scull  

多處理器內核的三種設計方案分析介紹

  • 多處理器內核的三種設計方案分析介紹,下面是對采用當前開發工具和硬件直接實現多內核系統的三個簡單模型的概述。這些多內核設計模式不是一個為了嚴格定義一個系統的剛性模型,而是針對思考和探討關于系統實現宏偉藍圖的初始點,以及規定了一套通用術語以
  • 關鍵字: 分析  介紹  方案  設計  內核  處理器  

51系列單片機雙CPU系統通信方法

  • 引 言本文介紹一種新穎的方法來實現51系列單片機雙CPU系統。該方法靈活地運用了51單片機的ID工作方式,使沒有HOLD功能的51單片機能夠直接通過片外RAM進行數據通信。不但硬件和軟件的實現都比較簡單,數據傳輸速度快,
  • 關鍵字: 通信  方法  系統  CPU  單片機  系列  

基于可編程DSP內核和多媒體SoC提供出色通信功能

  • 硅產品知識產權(SIP)平臺解決方案和數字信號處理器(DSP)內核授權廠商CEVA公司推出高能效1 GHz DSP內核CEVA-X1643,新產品可提升有線和無線通信、安防監控、便攜多媒體等廣泛應用的總體芯片性能。CEVA-X1643是CEVA-X
  • 關鍵字: 提供  出色  通信  功能  SoC  多媒體  可編程  DSP  內核  基于  

Blackfin輕量級內核VDK及其文件系統設計

  • Blackfin輕量級內核VDK及其文件系統設計, Blackfin(BF)系列DSP是ADI公司和Intel公司共同開發的DSP,采用了一種新型結構MSA.BF系列中的BF537具有較塊的運算速度和豐富的接口資源,長于控制和視頻圖像處理,且其帶有符合IEEE 802.3規范的以太網控制器,如果在
  • 關鍵字: 文件  系統  設計  及其  VDK  輕量級  內核  Blackfin  

基于32位CPU中Load Aligner模塊數據通道的設計與實現

  • 基于32位CPU中Load Aligner模塊數據通道的設計與實現, 在CPU中,訪問寄存器比訪問主存速度要快。所以為了減少訪問存儲器而花的時間或延遲,MIPS4KC處理器采用了Load/Store設計。在CPU芯片上有許多寄存器,所有的操作都由存儲在寄存器里的操作數來完成,而主存只有通過L
  • 關鍵字: 數據  通道  設計  實現  模塊  Aligner  32位  CPU  Load  基于  

多內核設計的三種設計模式概述

  • 多內核設計的三種設計模式概述,使用多處理器內核要求軟、硬件團隊之間進行更多的系統級設計合作?;谶@種理念,下面是對采用當前開發工具和硬件直接實現多內核系統的三個簡單模型的概述。這些多內核設計模式不是一個為了嚴格定義一個系統的剛性模
  • 關鍵字: 概述  設計模式  設計  內核  

Cortex-M3內核的μC/OSII性能研究

  • Cortex-M3內核的μC/OSII性能研究,引言mu;C/OSII是基于優先級的可剝奪型內核,系統中的所有任務都有一個唯一的優先級別,它適合應用在實時性要求較強的場合;但是它不區分用戶空間和系統空間,使系統的安全性變差。而移植到CortexM3內核上的mu;C/OSI
  • 關鍵字: 研究  性能  C/OSII  內核  Cortex-M3  

基于FPGA的LVDS內核設計及其外圍電路設計

  • 低壓差分信號LVDS(Low Voltage Differential Signal)是由ANSI/TIA/EIA-644-1995定義的用于高速數據傳輸的物理層接口標準。它具有超高速(1.4Gb/s)、低功耗及低電磁輻射的特性,是在銅介質上實現千兆位級高速通信的
  • 關鍵字: 及其  外圍  電路設計  設計  內核  FPGA  LVDS  基于  
共1477條 60/99 |‹ « 58 59 60 61 62 63 64 65 66 67 » ›|

cpu 內核介紹

您好,目前還沒有人創建詞條cpu 內核!
歡迎您創建該詞條,闡述對cpu 內核的理解,并與今后在此搜索cpu 內核的朋友們分享。    創建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473