久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> dsp+fpga

dsp+fpga 文章 最新資訊

基于DSP的液晶顯示器接口設(shè)計(jì)及控制實(shí)現(xiàn)

  • 介紹TMS320LF2407型DSP的主要特點(diǎn)和LCM320240液晶顯示模塊的基本使用方法。在此基礎(chǔ)上討論了DSP與液晶顯示屏之間采用數(shù)字I/0口模擬時(shí)序的硬件接口設(shè)計(jì)方案,給出了基于C語(yǔ)言具體的實(shí)現(xiàn)方法
  • 關(guān)鍵字: 控制  實(shí)現(xiàn)  設(shè)計(jì)  接口  DSP  液晶顯示  基于  

利用FPGA協(xié)處理提升無(wú)線子系統(tǒng)的性能

  •   您可以顯著提高無(wú)線系統(tǒng)中信號(hào)處理功能的性能。怎樣提高呢?有效方法是利用FPGA結(jié)構(gòu)的靈活性和目前受益于并行處理的FPGA架構(gòu)中的嵌入式DSP模塊。   常見(jiàn)于無(wú)線應(yīng)用中這類(lèi)處理包括有限沖激響應(yīng)(FIR)濾波、快速傅里葉變換(FFT)、數(shù)字上下變頻和前向誤差校正(FEC)。Xilinx? Virtex-4和Virtex-5架構(gòu)提供多達(dá)512個(gè)并行嵌入式DSP乘法器,這些乘法器的工作頻率高于500MHz,最高可提供256 GMAC的DSP性能。   將需要高速并行處理的工作卸載給FPGA,而將需要高速
  • 關(guān)鍵字: FPGA  

基于DSP的語(yǔ)音信號(hào)處理系統(tǒng)中的抗干擾技術(shù)

  • 首先介紹了干擾在基于DSP的語(yǔ)音處理系統(tǒng)中的危害,其次分析了形成干擾的原因,最后提出了相應(yīng)的抗干擾技術(shù),并且分別給出了硬件抗干擾技術(shù)和軟件抗干擾技術(shù)的設(shè)計(jì)方案。
  • 關(guān)鍵字: 理系  抗干擾  技術(shù)  處理  信號(hào)  DSP  語(yǔ)音  基于  

ARM的DSP增強(qiáng)型擴(kuò)展

  •          現(xiàn)在,很多新興的應(yīng)用領(lǐng)域涌現(xiàn)了許多新的算法標(biāo)準(zhǔn),這些算法對(duì)于處理器提出了更高的性能和控制要求。信號(hào)處理需要處理器提供高峰值性能,但這部分在整個(gè)算法中的比例有減少的趨勢(shì)。對(duì)于開(kāi)發(fā)包含高性能算法的大規(guī)模應(yīng)用的設(shè)計(jì)團(tuán)隊(duì)來(lái)說(shuō),有很多種可供選擇的方案。市場(chǎng)競(jìng)爭(zhēng)的壓力使得選擇一個(gè)對(duì)高性能有充分保障的處理器平臺(tái)來(lái)實(shí)現(xiàn)高性能的功能變得非常重要。但是選擇超出需求性能很多的處理器平臺(tái)對(duì)于系統(tǒng)成本和電源消耗也是有著很大影響的,這會(huì)
  • 關(guān)鍵字: ARM DSP 增強(qiáng)型 擴(kuò)展  

基于FPGA的高速DMUX設(shè)計(jì)

  • 介紹了基于Altera公司FPGA的高速DMUX(數(shù)據(jù)分路器)設(shè)計(jì)。通過(guò)與DMUX專(zhuān)用器件的比較,說(shuō)明了這種實(shí)現(xiàn)方式的優(yōu)勢(shì)。
  • 關(guān)鍵字: FPGA  DMUX    

基于DSP的線陣CCD數(shù)據(jù)采集系統(tǒng)設(shè)計(jì)

  • 本文設(shè)計(jì)了一種基于DSP技術(shù)的線陣CCD數(shù)據(jù)采集系統(tǒng),以TMS320VC5502型DSP和TLVl572型A/D轉(zhuǎn)換器為例,分析了CCD輸出數(shù)據(jù)和A/D轉(zhuǎn)換數(shù)據(jù)的工作時(shí)序,詳細(xì)介紹對(duì)線陣CCD輸出視頻信號(hào)的數(shù)據(jù)采集過(guò)程,并通過(guò)MAX232器件把采集結(jié)果傳給PC機(jī)。
  • 關(guān)鍵字: 系統(tǒng)  設(shè)計(jì)  數(shù)據(jù)采集  CCD  DSP  基于  

DSP與模擬技術(shù)加速醫(yī)療電子發(fā)展

基于定點(diǎn)DSP的MP3音頻編碼算法研究及實(shí)現(xiàn)

  • 通過(guò)對(duì)心理聲學(xué)模型的簡(jiǎn)化,并在子帶濾波器和量化編碼模塊采用快速算法,大大降低了運(yùn)算量,在一片100MIPS的定點(diǎn)DSP上實(shí)現(xiàn)了實(shí)時(shí)壓縮。
  • 關(guān)鍵字: 算法  研究  實(shí)現(xiàn)  編碼  音頻  定點(diǎn)  DSP  MP3  基于  

單片機(jī)、DSP、PLD/EDA的介紹、比較和分析

  • 引言    信息技術(shù)正在快速發(fā)展,其應(yīng)用已經(jīng)深入到各個(gè)領(lǐng)域各個(gè)方面。如今越來(lái)越多的電子產(chǎn)品向著智能化、微型化、低功耗方向發(fā)展,其中有的產(chǎn)品還需要實(shí)時(shí)控制和信號(hào)處理。電子系統(tǒng)的復(fù)雜性在不斷增加,它迫切要求電子設(shè)計(jì)技術(shù)也有相應(yīng)的變革和飛躍。使用純SSI 數(shù)字電路設(shè)計(jì)系統(tǒng)工作量大, 靈活性低, 而且系統(tǒng)可靠性差。廣泛使用單片機(jī)(MCU) 設(shè)計(jì)系統(tǒng)克服了純SSI 數(shù)字電路系統(tǒng)許多不可逾越的困難,是一個(gè)具有里程碑意義的飛躍。而DSP 以其極強(qiáng)的信號(hào)處理功能贏得了廣闊的市場(chǎng),得到了廣泛地應(yīng)用。近年來(lái),PLD 器件
  • 關(guān)鍵字: 單片機(jī) DSP PLD EDA 介紹 比較 分析  

ARM、DSP、FPGA的特點(diǎn)和區(qū)別

  • ARM(Advanced RISC Machines)是微處理器行業(yè)的一家知名企業(yè),設(shè)計(jì)了大量高性能、廉價(jià)、耗能低的RISC處理器、相關(guān)技術(shù)及軟 件。ARM架構(gòu)是面向低預(yù)算市場(chǎng)設(shè)計(jì)的第一款RISC微處理器,基本是32位單片機(jī)的行業(yè)標(biāo)準(zhǔn),它提供一系列內(nèi)核、體系擴(kuò)展、微處理器和系統(tǒng)芯片方案,四 個(gè)功能模塊可供生產(chǎn)廠商根據(jù)不同用戶(hù)的要求來(lái)配置生產(chǎn)。由于所有產(chǎn)品均采用一個(gè)通用的軟件體系,所以相同的軟件可在所有產(chǎn)品中運(yùn)行。目前ARM在手持設(shè)備 市場(chǎng)占有90以上的份額,可以有效地縮短應(yīng)用程序開(kāi)發(fā)與測(cè)試的時(shí)間,也降低了
  • 關(guān)鍵字: ARM DSP FPGA 特點(diǎn) 區(qū)別  

基于DSP的高頻三相大功率電源設(shè)計(jì)

  •   隨著國(guó)防科學(xué)技術(shù)的發(fā)展和航天事業(yè)的需要,飛行器姿態(tài)控制以及振動(dòng)實(shí)驗(yàn)的需求逐漸增多。在地面搭建模擬仿真平臺(tái),是航天領(lǐng)域研究的慣例。他可以從經(jīng)濟(jì)上降低資金的投入量,從實(shí)驗(yàn)研究上增加重復(fù)性和可觀測(cè)性。本文介紹的基于DSP的三相大功率高精度高頻電源是仿真研究中不可缺少的核心裝置。便捷、高效、靈活、安全的三相大功率高頻電源已成為研究重點(diǎn)之一。研制高精度、低失真、高可靠、低成本的三相大功率高頻電源具有重要的意義。l方案設(shè)計(jì)本電源系統(tǒng)具體性能指標(biāo)如下:三相正弦信號(hào)準(zhǔn)確度為1%;波形失真度為O.5%;輸出電壓連續(xù)可調(diào)
  • 關(guān)鍵字: DSP 電源  

基于FPGA的USB2.0虛擬邏輯分析儀的設(shè)計(jì)與實(shí)現(xiàn)

  •   引言   傳統(tǒng)的邏輯分析儀體積龐大、價(jià)格昂貴、通道數(shù)目有限,并且在數(shù)據(jù)采集、傳輸、存儲(chǔ)、顯示等方面存在諸多限制,在很大程度上影響了其在實(shí)際中的應(yīng)用。選用高性能的FPGA芯片進(jìn)行數(shù)據(jù)處理,充分利用PC的強(qiáng)大處理功能,配合LabView圖形化語(yǔ)言開(kāi)發(fā)的虛擬邏輯分析儀,其數(shù)據(jù)處理和傳輸速率大大提高,適用性極大增強(qiáng),其顯示、操作界面和低廉的成本較之傳統(tǒng)的邏輯分析儀具有極大的優(yōu)勢(shì)和發(fā)展前景。   工作原理   本設(shè)計(jì)選用Altera公司的Cyclone系列FPGA器件EP1C3進(jìn)行數(shù)據(jù)采集和處理,外接SR
  • 關(guān)鍵字: FPGA  

基于雙DSP的雷場(chǎng)偵察圖像實(shí)時(shí)壓縮及存儲(chǔ)方法研究

  •   l 引言   以直升機(jī)(有人機(jī)或無(wú)人機(jī))為平臺(tái),利用可見(jiàn)光成像和紅外成像傳感器技術(shù),可以晝夜進(jìn)行遠(yuǎn)距離、大面積雷場(chǎng)偵察及其他障礙體系的偵察。當(dāng)機(jī)載雷場(chǎng)偵察系統(tǒng)執(zhí)行任務(wù)時(shí),系統(tǒng)對(duì)接收的雷場(chǎng)圖像進(jìn)行GPS標(biāo)定,同時(shí)將標(biāo)定的圖像實(shí)時(shí)壓縮、存儲(chǔ)和傳輸。該系統(tǒng)具有極高的實(shí)時(shí)性要求。因此,考慮在系統(tǒng)中采用雙DSP和復(fù)雜可編程邏輯器件(CPLD)為核心來(lái)構(gòu)建高速處理體系。一方面,采用雙DSP體系結(jié)構(gòu)可以使系統(tǒng)具備極高的運(yùn)算處理速度,滿足實(shí)時(shí)性要求,另一方面,CPLD的引入使系統(tǒng)的靈活性得到了很大的提高。將二者結(jié)合
  • 關(guān)鍵字: DSP  

基于FPGA的鍵盤(pán)掃描模塊的設(shè)計(jì)與實(shí)現(xiàn)

  •   在電子產(chǎn)品中,鍵盤(pán)是最基本的輸入設(shè)備,然而在應(yīng)用中都采用通用的鍵盤(pán)掃描器件是不現(xiàn)實(shí)的,需要單獨(dú)設(shè)計(jì)成專(zhuān)用的小鍵盤(pán)。現(xiàn)代EDA(電子設(shè)計(jì)自動(dòng)化)技術(shù)提供了一種很好的途徑,利用VHDL硬件描述語(yǔ)言和FPGA器件可以很方便地構(gòu)建鍵盤(pán)掃描模塊。經(jīng)過(guò)實(shí)際操作檢驗(yàn),該模塊可以很好地對(duì)每一次按鍵動(dòng)作進(jìn)行掃描和響應(yīng),實(shí)現(xiàn)預(yù)先設(shè)計(jì)的功能。   1 概述   1.1 通用鍵盤(pán)和專(zhuān)用鍵盤(pán)   在現(xiàn)代個(gè)人計(jì)算機(jī)系統(tǒng)中,一般都采用通用的標(biāo)準(zhǔn)鍵盤(pán)(如:標(biāo)準(zhǔn)101/102鍵盤(pán)或Microsoft自然PS/2鍵盤(pán))來(lái)實(shí)現(xiàn)人與計(jì)
  • 關(guān)鍵字: FPGA  
共9970條 581/665 |‹ « 579 580 581 582 583 584 585 586 587 588 » ›|

dsp+fpga介紹

您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

DSP+FPGA    樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473