EEPW首頁(yè) >>
主題列表 >>
dsp+fpga
dsp+fpga 文章 最新資訊
基于FPGA的移動(dòng)通信中卷積碼編碼器設(shè)計(jì)
- 摘要:卷積碼是一種性能優(yōu)良的差錯(cuò)控制編碼。介紹了卷積碼編碼原理,基于FPGA利用VHDL硬件描述語(yǔ)言實(shí)現(xiàn)了一個(gè)(2,1,9)卷積碼編碼器。給出了仿真結(jié)果,并在FPGA器件上驗(yàn)證實(shí)現(xiàn)。仿真及測(cè)試結(jié)果表明,達(dá)到了預(yù)期的設(shè)計(jì)
- 關(guān)鍵字: 設(shè)計(jì) 編碼器 移動(dòng)通信 FPGA 基于
基于FPGA的無(wú)線(xiàn)信道模擬器設(shè)計(jì)
- 摘要:為了縮短研發(fā)周期,需要在實(shí)驗(yàn)室模擬出無(wú)線(xiàn)信道的各種傳播特性,無(wú)線(xiàn)信道模擬器設(shè)計(jì)必不可少。采用基于頻率選擇性信道Jakes仿真器模型,使用Xilinx公司的VIrtex-2p模擬實(shí)現(xiàn)了頻率選擇性衰落信道,最后將數(shù)據(jù)通
- 關(guān)鍵字: FPGA 無(wú)線(xiàn) 信道模擬器
FPGA的基本結(jié)構(gòu)
- 一、FPGA的基本結(jié)構(gòu)FPGA由6部分組成,分別為可編程輸入/輸出單元、基本可編程邏輯單元、嵌入式塊RAM、豐富的布線(xiàn)資源、底層嵌入功能單元和內(nèi)嵌專(zhuān)用硬核等。每個(gè)單元簡(jiǎn)介如下:1.可編程輸入/輸出單元(I/O單元)目前大
- 關(guān)鍵字: FPGA 基本結(jié)構(gòu)
基于DSP、DDS和ARM雷達(dá)中頻信號(hào)模擬器研究
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: DSP DDS ARM 雷達(dá)中頻信號(hào) 模擬器
基于DSP的CCD物體重量實(shí)時(shí)動(dòng)態(tài)監(jiān)測(cè)的研究方案
- 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
- 關(guān)鍵字: DSP CCD 物體重量 動(dòng)態(tài)監(jiān)測(cè)
基于Visual DSP++的無(wú)限脈沖響應(yīng)數(shù)字濾波器(IIR)設(shè)計(jì)
- 基于Visual DSP++的無(wú)限脈沖響應(yīng)數(shù)字濾波器(IIR)設(shè)計(jì),摘要:對(duì)基于Visual DSP++實(shí)現(xiàn)無(wú)限脈沖響應(yīng)數(shù)字濾波器(IIR)技術(shù)進(jìn)行研究,分析了無(wú)限脈沖響應(yīng)數(shù)字濾波器的原理和算法,給出了IlR數(shù)字信號(hào)處理在Visual DSP++軟環(huán)境的實(shí)現(xiàn)方法,該方法具有一定的工程應(yīng)用價(jià)值。
關(guān)鍵 - 關(guān)鍵字: 數(shù)字 濾波器 IIR 設(shè)計(jì) 響應(yīng) 脈沖 Visual DSP 無(wú)限 基于
基于DSP的電動(dòng)汽車(chē)監(jiān)控平臺(tái)的設(shè)計(jì)
- 1、前言電動(dòng)汽車(chē)中的電控單元多、內(nèi)部空間小、環(huán)境干擾大,對(duì)控制系統(tǒng)、通信系統(tǒng)提出了更高的要求。CAN以...
- 關(guān)鍵字: DSP 電動(dòng)汽車(chē) 監(jiān)控系統(tǒng)
基于CPLD的多DSP及FPGA遠(yuǎn)程加載設(shè)計(jì)
- 摘要:介紹了一種以CPLD為基礎(chǔ)的對(duì)多DSP和FPCA芯片實(shí)現(xiàn)程序遠(yuǎn)程更新、加載的設(shè)計(jì)方法。詳細(xì)分析了軟硬件架構(gòu)及具體實(shí)施方案,對(duì)以DSP+FPCA為架構(gòu)的信號(hào)處理模塊實(shí)現(xiàn)遠(yuǎn)程更新、加載,有重要的使用價(jià)值。
關(guān)鍵詞:遠(yuǎn)程 - 關(guān)鍵字: CPLD FPGA DSP 遠(yuǎn)程加載
dsp+fpga介紹
您好,目前還沒(méi)有人創(chuàng)建詞條dsp+fpga!
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對(duì)dsp+fpga的理解,并與今后在此搜索dsp+fpga的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會(huì)員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司
京ICP備12027778號(hào)-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢(xún)有限公司




