- 摘 要:本文介紹了可編程定時器/計數器8253的基本功能,以及一種用VHDL語言設計可編程定時器/計數器8253的方法,詳述了其原理和設計思想,并利用Altera公司的FPGA器件ACEX 1K予以實現。關鍵詞:FPGA;IP;VHDL
引言在工程上及控制系統中,常常要求有一些實時時鐘,以實現定時或延時控制,如定時中斷,定時檢測,定時掃描等,還要求有計數器能對外部事件計數。要實現定時或延時控制,有三種主要方法:軟件定時、不可編程的硬件定時、可編程的硬件定時器。其中可編
- 關鍵字:
FPGA IP VHDL
- 摘 要:本文提出了一種LED點陣屏實現256級灰度顯示的新方法。詳細分析了其工作原理。并依據其原理,設計出了基于FPGA 的控制電路。關鍵詞:256級灰度;LED點陣屏;FPGA;電路設計
引言256級灰度LED點陣屏在很多領域越來越顯示出其廣闊的應用前景,本文提出一種新的控制方式,即逐位分時控制方式。隨著大規模可編程邏輯器件的出現,由純硬件完成的高速、復雜控制成為可能。
逐位分時點亮工作原理所謂逐位分時點亮,即從一個字節數據中依次提取出一位數據,分8次點亮對應的像
- 關鍵字:
256級灰度 FPGA LED點陣屏 電路設計 發光二極管 LED
- 摘 要:本文提出了一種高效的復信號處理芯片的設計方法。本芯片是某雷達信號處理機的一部分,接收3組ADC的輸出復數據,依次完成去直流、加窗、512點FFT、求功率譜和累加3組信號的功率譜等功能。在這5種功能中,加窗、512點FFT和求功率譜復用一個蝶形單元。本芯片由單片FPGA實現,計算精度高、速度較快,滿足雷達系統的實時處理要求。關鍵詞: FFT;蝶形單元;塊浮點;功率譜; FPGA
引言復信號處理芯片是某雷達系統的一部分。雷達系統的實時處理特點要求芯片運
- 關鍵字:
FFT FPGA 蝶形單元 功率譜 塊浮點
- 2005年4月25日 Celestial授權獲得ARM知識產權(ARM926E J - S處理器、ETM9片上調試外設和ARM PrimeCel 智能卡接口授權),用于滿足對下一代電視標準的熱切需求。ARM技術幫助設計者加速為下一代高清電視、數字電視和機頂盒開發符合中國數字音視頻編解碼技術標準的芯片。
- 關鍵字:
ARM IP
- 微電子學的發展徹底改變了計算機的設計:集成電路技術增加了能夠安裝到單個芯片中的元器件數目及其復雜度。因此,采用這種技術可以構建低成本、專用的外圍器件,從而迅速地解決復雜的問題。
- 關鍵字:
FPGA 脈動 陣列
- 介紹一個適用于8/16位單片機的嵌入式TCP/IP協議棧(uIP)在發電機遠程監測系統中的應用。重點闡述uIP的功能特性、體系結構和相關接口,并詳細介紹如何在該協議棧上實現一個嵌入式Web服務器。目前uIP已成功地移植到51單片機上。
- 關鍵字:
監測 應用 遠程 協議 公開 TCP/IP 源碼
- 詳細介紹一種基于AT91M40800 ARM7處理器和W3100A芯片的網絡處理平臺的設計與實現。在概述嵌入式網絡的前景之后,提出一種TCP/IP網絡處理平臺的方案,并詳細分析這種平臺的硬件模塊設計、軟件模塊設計與實現。
- 關鍵字:
TCP/IP 處理 平臺 構成 W3100A 協議 芯片 網絡
- 實現一個運行在16位數字信號處理器TMS320VC5402上的小型嵌入式TCP/IP協議棧。對TCP/IP協議中的IP協議、ARP協議、UDP協議進行分析,完成基于TCP/IP協議的嵌入式網絡系統。
- 關鍵字:
協議 TCP/IP 嵌入式 實現 TMS320VC5402
- 摘 要:本文介紹了與免費IP Core運作有關的問題以及免費資源的若干來源,然后通過對兩個不同來源的、免費的八位RISC CPU進行比較和分析,給出了若干選用免費核時應考慮的問題。關鍵詞:IP Core; CPU引言隨著集成電路單位面積晶體管數量的激增和人們對縮短設計周期的追求,設計重用已經成為有效的應對方法,它不但適合于ASIC,也適合于CPLD/FPGA。在CPLD/FPGA的設計過程中,由于開發工具的通用性、設計語言的標準化,設計過程幾乎與所用器件的硬件結構無關,
- 關鍵字:
CPU IP Core
- 摘 要:本文介紹了高速ADC AD9430的功能,詳細說明了使用高速FPGA來控制AD9430構成高速(140MSPS)、高精度(12位)數據采集系統的設計方法,并給出了具體實現的系統框圖和測試結果。關鍵詞:數據采集;FPGA;AD9430引言結合實際任務的要求,本文提出了一種基于AD9430的高速數據采集系統,主要用于采集雷達回波。在這個系統中,選用高速邏輯器件控制A/D轉換和FIFO存儲,同時通過FPDP(Front Panel Data Port)總線將采集的數據發送出去。由
- 關鍵字:
AD9430 FPGA 數據采集
- 摘 要:本文在分析了非對稱同步FIFO的結構特點及其設計難點的基礎上,采用VHDL描述語言,并結合FPGA,實現了一種非對稱同步FIFO的設計。關鍵詞:非對稱同步FIFO;VHDL;FPGA;DLL;BlockRAM引言FIFO是一種常用于數據緩存的電路器件,可應用于包括高速數據采集、多處理器接口和通信中的高速緩沖等各種領域。然而在某些應用,例如在某數據采集和處理系統中,需要通過同步FIFO來連接8位A/D和16位數據總線的MCU,但是由于目前同步FIFO器件的輸入與輸
- 關鍵字:
BlockRAM DLL FPGA VHDL 非對稱同步FIFO 存儲器
- 摘 要:本文提出了一種利用邊沿觸發鑒相縮短鎖相環捕獲時間的方案,并詳細介紹了該方案基于FPGA的實現方法。通過對所設計的鎖相環進行計算機仿真和硬件測試,表明該方案確實可以提高鎖相環的捕獲性能。關鍵詞:數字鎖相環(DPLL);捕獲時間;FPGA;VHDL引言捕獲時間是鎖相環的一個重要參數,指的是鎖相環從起始狀態到達鎖定狀態所需時間。在一些系統中,如跳頻通信系統,由于系統工作頻率不斷地發生快速變化(每秒幾百次到幾千次,甚至高達上萬次),要求鎖相環能夠對信號相位快速捕獲。因此
- 關鍵字:
FPGA VHDL 捕獲時間 數字鎖相環(DPLL)
- VirtexE系列是XILINX公司生產的新型FPGA芯片,可用來進行數十萬邏輯門級的系統設計和百兆赫茲級的高速電路設計。
- 關鍵字:
FPGA 50E XCV 50
- 介紹了一種基于ALTERA公司大規模可編程邏輯器件EPF10K10的多功能光柵尺處理品電路。敘述了該電路的主要電路――四倍頻細分、辨向電路、計數電路、接口處理電路的設計原理,風時給出了詳細的電路和仿真波形。
- 關鍵字:
FPGA 光柵 信號 模塊
- 摘 要:本文介紹了一種同步測周期計數器的設計,并基于該計數器設計了一個高精度的數字頻率計。文中給出了計數器的VHDL編碼,并對頻率計的FPGA實現進行了仿真驗證,給出了測試結果。關鍵詞:頻率計;VHDL;FPGA;周期測量
在現代數字電路設計中,采用FPGA結合硬件描述語言VHDL可以設計出各種復雜的時序和邏輯電路,具有設計靈活、可編程、高性能等優點。本文將介紹一種基于FPGA,采用同步測周期的方法來實現寬頻段高精度數字頻率計的設計。
圖1 同步測周期計數器
- 關鍵字:
FPGA VHDL 頻率計 周期測量
fpga ip介紹
您好,目前還沒有人創建詞條fpga ip!
歡迎您創建該詞條,闡述對fpga ip的理解,并與今后在此搜索fpga ip的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司

京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473