久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁(yè)  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問(wèn)答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁(yè) >> 主題列表 >> fpga+mpu+mcu

fpga+mpu+mcu 文章 最新資訊

FPGA+DSP結(jié)構(gòu)嵌入式系統(tǒng)的FPGA配置方法及其實(shí)現(xiàn)

  • 0 引言在信號(hào)處理領(lǐng)域中,基于FPGA+DSP的結(jié)構(gòu)設(shè)計(jì)已經(jīng)是系統(tǒng)發(fā)展的一個(gè)重要方向。隨著該系統(tǒng)設(shè)計(jì)的廣泛應(yīng)用,功能變得更加豐富,成本日趨低廉。而在某些小型化應(yīng)用的場(chǎng)合中,對(duì)系統(tǒng)體積的要求越來(lái)越高,因此如何在硬
  • 關(guān)鍵字: FPGA  DSP  嵌入式系統(tǒng)  配置方法    

采用STM32F100VBT6的32位MCU開(kāi)發(fā)析方案設(shè)計(jì)

  • STM32F100VBT6采用ARM Cortextrade;-M3 32位RISC內(nèi)核,工作頻率24MHz,集成了高速嵌入式存儲(chǔ)器(閃存高達(dá)128kB、SRAM高達(dá)8kB)以及各種增強(qiáng)外設(shè)和連接到兩條APB總線的I/O。所有器件提供兩個(gè)I2C、兩個(gè)SPI、一個(gè)HDMI
  • 關(guān)鍵字: 開(kāi)發(fā)  方案設(shè)計(jì)  MCU  32位  STM32F100VBT6  采用  

FPGA中SPI Flash存儲(chǔ)器的復(fù)用編程方法的實(shí)現(xiàn)

  • SPI(Serial Peripheral Interface,串行外圍設(shè)備接口)是一種高速、全雙工、同步的通信總線,在芯片的引腳上只占 ...
  • 關(guān)鍵字: FPGA  SPI  Flash  存儲(chǔ)器  復(fù)用編程  

用FPGA實(shí)現(xiàn)Nios II嵌入式系統(tǒng)配置技術(shù)

  • 用FPGA實(shí)現(xiàn)Nios II嵌入式系統(tǒng)配置技術(shù),現(xiàn)場(chǎng)可編程門(mén)陣列(FPGA,F(xiàn)ield Programmable Gate Array)是一種高密度可編程邏輯器件,其邏輯功能是通過(guò)把設(shè)計(jì)生成的數(shù)據(jù)文件配置進(jìn)芯片內(nèi)部的靜態(tài)配置數(shù)據(jù)存儲(chǔ)器(SRAM )來(lái)實(shí)現(xiàn)的,具有可重復(fù)編程性,可以靈活實(shí)現(xiàn)各
  • 關(guān)鍵字: 系統(tǒng)  配置  技術(shù)  嵌入式  II  實(shí)現(xiàn)  Nios  FPGA  

交換位技術(shù)改進(jìn)FPGA-PWM計(jì)數(shù)器性能

  •  簡(jiǎn)單改變FPGA計(jì)數(shù)器規(guī)格使作為DAC功能PWM計(jì)數(shù)器的紋波降低?! ‘?dāng)需要一些模擬輸出和系統(tǒng)中有FPGA時(shí),很可能選擇使用如圖1的PWM模塊和簡(jiǎn)單低通濾波器。FPGA的輸出是固定頻率、計(jì)數(shù)器和數(shù)字比較器使占空比可變的典
  • 關(guān)鍵字: FPGA-PWM  技術(shù)改進(jìn)  計(jì)數(shù)器  性能    

汽車與電子化 飛躍進(jìn)步的車載鋰離子電池,獨(dú)立廠商的存在感大增(下)

飛躍進(jìn)步的車載鋰離子電池,獨(dú)立廠商的存在感大增(上)

基于車載視覺(jué)的行人檢測(cè)與跟蹤方法

ARM、FPGA與可編程模擬電路設(shè)計(jì)的單芯片技術(shù)綜合應(yīng)用

  • ARM、FPGA與可編程模擬電路設(shè)計(jì)的單芯片技術(shù)綜合應(yīng)用,如果世上真的有典型或者通用的嵌入式系統(tǒng)應(yīng)用,主流半導(dǎo)體公司的產(chǎn)品目錄一定會(huì)薄很多?,F(xiàn)在設(shè)計(jì)人員不僅要從多種處理器架構(gòu)中進(jìn)行選擇(大多數(shù)嵌入式系統(tǒng)設(shè)計(jì)都以處理器內(nèi)核為中心),而且外設(shè)、通信端口和模擬功能組
  • 關(guān)鍵字: 技術(shù)  綜合  應(yīng)用  單芯片  電路設(shè)計(jì)  FPGA  可編程  模擬  ARM  

基于78K0/Ix2系列MCU的智能照明平臺(tái)解決方案介紹

  • 本文主要介紹了世強(qiáng)電訊基于瑞薩(Renesas)電子為照明應(yīng)用貼身打造的的高性能78K0/Ix2系列MCU開(kāi)發(fā)的智能照明平臺(tái)解決方案,該方案在硬件、軟件方面滿足中高端照明產(chǎn)品智能化調(diào)光控制和組網(wǎng)的需求,具有高性能、低成本
  • 關(guān)鍵字: 平臺(tái)  解決方案  介紹  照明  智能  78K0/Ix2  系列  MCU  基于  

用于LED照明的新一代MCU

  • 照明技術(shù)的發(fā)展及趨勢(shì)照明發(fā)展歷程首先,回顧照明技術(shù)的發(fā)展歷史,第一代以白熾燈為代表,優(yōu)點(diǎn)是價(jià)格便宜,低溫啟動(dòng)特性好,但是壽命短、發(fā)光效率低。第二代以熒光燈為代表,壽命較長(zhǎng)、發(fā)光效率較高、成本較低,缺點(diǎn)
  • 關(guān)鍵字: LED  MCU  照明    

Altera全新Qsys工具加速FPGA產(chǎn)品上市步伐

  •   在FPGA設(shè)計(jì)領(lǐng)域目前存在著三大主要難題:設(shè)計(jì)規(guī)模擴(kuò)大、設(shè)計(jì)重用、設(shè)計(jì)驗(yàn)證時(shí)間太長(zhǎng)。這三大難題嚴(yán)重影響著FPGA設(shè)計(jì)的效能,將減緩產(chǎn)品由研發(fā)到上市的時(shí)間,是亟需解決的重點(diǎn)問(wèn)題。   2012年3月30日,“Altera亞太區(qū)采用Qsys實(shí)現(xiàn)系統(tǒng)集成研討會(huì)•北京站”在清華大學(xué)舉行,該活動(dòng)重點(diǎn)介紹了Altera新的系統(tǒng)集成工具Qsys,及其如何通過(guò)Qsys提高設(shè)計(jì)效能。   簡(jiǎn)化設(shè)計(jì)過(guò)程   隨著半導(dǎo)體技術(shù)的不斷發(fā)展,由于半導(dǎo)體工藝的不斷提升,器件的集成度也隨之提升
  • 關(guān)鍵字: Altera  FPGA  Qsys  

基于FPGA實(shí)現(xiàn)多天線多載波的數(shù)字上下變頻

  • 電子產(chǎn)品世界,為電子工程師提供全面的電子產(chǎn)品信息和行業(yè)解決方案,是電子工程師的技術(shù)中心和交流中心,是電子產(chǎn)品的市場(chǎng)中心,EEPW 20年的品牌歷史,是電子工程師的網(wǎng)絡(luò)家園
  • 關(guān)鍵字: 多天線  多載波  FPGA  數(shù)字上下變頻  

Altera發(fā)售目前市場(chǎng)上功耗最低成本最低的28nm FPGA

  •   Altera公司(NASDAQ: ALTR)今天宣布,開(kāi)始發(fā)售其28-nm Cyclone? V FPGA。Cyclone V器件是目前市場(chǎng)上功耗最低、成本最低的28-nm FPGA。該系列通過(guò)集成,前所未有的同時(shí)實(shí)現(xiàn)了高性能、低系統(tǒng)成本和低功耗,非常適合工業(yè)、無(wú)線、固網(wǎng)、軍事和汽車等市場(chǎng)應(yīng)用。Cyclone V系列完成了Altera的28-nm定制系列產(chǎn)品的全系列發(fā)售,提供多種器件以滿足用戶的各類設(shè)計(jì)需求——從最大帶寬到最低功耗。   Cyclone V系列采用了T
  • 關(guān)鍵字: Altera  FPGA  

基于DSP的FPGA配置方法研究與實(shí)現(xiàn)

  • 基于DSP的FPGA配置方法研究與實(shí)現(xiàn),摘要:在數(shù)字電路中,F(xiàn)PGA+DSP的系統(tǒng)結(jié)構(gòu)應(yīng)用日益廣泛。為了減小此種結(jié)構(gòu)的體積和降低成本,對(duì)FPGA采用了被動(dòng)并行的配置方式。上電后,DSP首先完成自身程序的加載,之后充當(dāng)配置FPGA的主處理器,從FLASH芯片中讀取FP
  • 關(guān)鍵字: 方法研究  實(shí)現(xiàn)  配置  FPGA  DSP  基于  
共10171條 385/679 |‹ « 383 384 385 386 387 388 389 390 391 392 » ›|

fpga+mpu+mcu介紹

您好,目前還沒(méi)有人創(chuàng)建詞條fpga+mpu+mcu!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+mpu+mcu的理解,并與今后在此搜索fpga+mpu+mcu的朋友們分享。    創(chuàng)建詞條

熱門(mén)主題

樹(shù)莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國(guó)際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473