久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga-to-asic

fpga-to-asic 文章 最新資訊

可配置電源管理ASIC--當今的系統黏合劑

  • 上個世紀,在數字化思維主導設計領域時,系統是標準處理器,ASSP,模擬電路和黏合邏輯的混合物。“黏合邏輯”是通過小型和中型集成電路把不同數字芯片的協議和總線連在一起。為了降低成本實現一體化,“黏合邏輯”曾經風靡整個ASIC業。
  • 關鍵字: 集成電路  ASIC  電源管理  

7種LED點陣顯示屏及其控制系統的設計與實現

  • LED點陣顯示屏是集微電子技術、計算機技術、信息處理技術于一體的大型顯示屏系統。它以其色彩鮮艷,動態范圍廣,亮度高,壽命長,工作穩定可靠等優點而成為眾多顯示媒體以及戶外作業顯示的理想選擇。目前,已經被廣泛應用到軍事、車站、賓館、體育、新聞、金融、證券、廣告以及交通運輸等許多行業。
  • 關鍵字: LED點陣  控制系統  發光管  FPGA  CPLD  

基于FPGA的RFID讀卡器的完整設計

  • RFID(無線射頻識別)技術,又稱為電子標簽或者無線標簽識別,是一種利用無線射頻通信實現的非接觸式自動識別技術,被列為21世紀最有前途的重要產業和應用技術之一。
  • 關鍵字: RFID  V2pro  FPGA  射頻設別技術  

基于FPGA的組合導航系統

  • 本項目主要研究基于MicoBlaze導航處理器的組合導航的作用原理及其實現。目前已經完成大部分軟件程序的編制,現已完成外圍電路模塊的研制工作。
  • 關鍵字: 導航  FPGA  

基于FPGA的嵌入式多核物聯網數據中心控制器設計

  • 我們采用數據融合與智能技術,對數據進行預處理,加以控制地進行數據的遠程傳輸,采用高性能多核處理器,進行批量數據的分析和網絡狀況的終端顯示。
  • 關鍵字: FIFO  FPGA  

基于FPGA的高速采樣顯示電路的實現

  • 通過對被測信號的實時采樣,利用等效采樣原理,可以將采樣率為1MHz等效為200MHz,提高了被測信號的最高頻率,具有成本低,性能可靠,便易升級的特點。
  • 關鍵字: 采樣  FPGA  

如何用C語言描述AES256加密算法最高效?

  • 高級加密標準 (AES) 已經成為很多應用(諸如嵌入式系統中的應用等)中日漸流行的密碼規范。
  • 關鍵字: ASIC  AES  FPGA  嵌入式  

基于FPGA的通用網絡數據采集控制器方案

  • 開發一款通用性強的網絡數據采集控制器,適合PC(windows與Unix、Linux系統)與片上系統之間的通信(片上運行軟核或硬核嵌入式系統) ,提取的資源是本地控制器參數(如PID參數、射頻信號幅度相位信息和誤差因子等)。
  • 關鍵字: MicroBlaze  采集控制器  FPGA  

經典款嵌入式智能小車的設計技巧,提供硬件選型

  • 傳統智能小車,特別是嵌入式系統,一般都是基于單片機或者ARM的嵌入式系統,基本上都由軟件系統和硬件系統組成的,硬件系統方面,跟傳統的搭建硬件環境一樣,只能做相對裁剪和功能拓展,但是,本項目的課題是通過xilinx的FPGA開發板搭建嵌入式的硬件環境,從最小系統到IP核的添加,都是根據需要進行拓展的,實現一對一的拓展,不浪費資源,而且基于F
  • 關鍵字: 智能小車  Spartan-6  FPGA  電源穩壓芯片  全橋驅動  

嵌入式安全保密模塊的設計及在軟件版權保護中的應用

  • 本項目設計方案是基于FPGA的嵌入式安全保密模塊ESMF (Embedded Security Module based on FPGA),并通過高密計算返回安全認證碼,通過安全認證碼與密匙校驗,為用戶解決高密數據存儲、身份認證等很多安全問題,這將為軟件版權的保護提供有效的途徑。
  • 關鍵字: 嵌入式安全保密模塊  軟件版權保護  FPGA  ESMF  

MEMS麥克風技術滿足音量市場的性能要求

  • 隨著智能設備的迅猛發展,市場需要更高性能的麥克風,而MEMS可以在緊湊的尺寸內麥克風提供高性能和保真度及可靠性,適用于便攜式設備。本文介紹了MEMS麥克風的結構和工作模式,并介紹了相關的MEMS麥克風套件。
  • 關鍵字: MEMS  麥克風  ASIC  201706  

自變模無線電能傳輸全數字鎖相環

  • 針對無線電能傳輸頻率跟蹤設計中傳統鎖相環電路設計復雜、跟蹤速度慢、鎖相頻帶窄和無超前滯后環節,單獨模塊設計修改繁瑣等問題,對自變模全數字鎖相環進行改進, 與傳統的全數字鎖相環相比,該鎖相環采用可變模分頻器,使得中心頻率可變,鎖相范圍增大;通過前饋回路進行鑒頻調頻,提高了鎖相速度;同時,其環路濾波器采用比例積分結構,使得鎖相輸出無靜差且比例積分參數依據相位差自動進行調節;通過參數設置可調節輸出信號的相位。應用modelsim進行仿真,并進行實物驗證證實了該設計具有寬范圍的鎖相能力及快速精確的頻率跟蹤性能。
  • 關鍵字: 全數字鎖相環  比例積分控制  FPGA  無線電能傳輸  201706  

基于FPGA助力高端存儲器接口設計

  •   高性能系統設計師在滿足關鍵時序余量的同時要力爭獲得更高性能,而存儲器接口設計則是一項艱巨挑戰。雙倍數據速率SDRAM和4倍數據速率SDRAM都采用源同步接口來把數據和時鐘(或選通脈沖)由發射器傳送到接收器。接收器接口內部利用時鐘來鎖存數據,此舉可消除接口控制問題(例如在存儲器和FPGA間的信號傳遞時間),但也為設計師帶來了必須解決的新挑戰。  關鍵問題之一就是如何滿足各種讀取數據捕捉需求以實現高速接口。隨著數據有效窗越來越小,該問題也益發重要;同時,更具挑戰性的問題是,如何讓接收到的時鐘與數據中心對準
  • 關鍵字: FPGA  存儲器  

FPGA在數字式心率計中的電路組成及工作原理

  •   心率計是常用的醫學檢查設備,實時準確的心率測量在病人監控、臨床治療及體育競賽等方面都有著廣泛的應用。心率測量包括瞬時心率測量和平均心率測量。瞬時心率不僅能夠反映心率的快慢。同時能反映心率是否勻齊;平均心率雖只能反映心率的快慢,但記錄方便,因此這兩個參數在測量時都是必要的。  測量心率有模擬和數字兩種方法。模擬方法是在給定的時間間隔內計算R波(或脈搏波)的脈沖個數,然后將脈沖計數乘以一個適當的常數測量心率的。這種方法的缺點是測量誤差較大、元件參數調試困難、可靠性差。數字方法是先測量相鄰R波之間的時間,再
  • 關鍵字: FPGA  分頻  

ASIC設計中不可忽視的幾大問題

  •   ASIC的復雜性不斷提高,同時工藝在不斷地改進,如何在較短的時間內開發一個穩定的可重用的ASIC芯片的設計,并且一次性流片成功,這需要一個成熟的ASIC的設計方法和開發流程。  本文結合NCverilog,DesignCompile,Astro等ASIC設計所用到的EDA軟件,從工藝獨立性、系統的穩定性、復雜性的角度對比各種ASIC的設計方法,介紹了在編碼設計、綜合設計、靜態時序分析和時序仿真等階段經常忽視的問題以及避免的辦法,從而使得整個設計具有可控性。       
  • 關鍵字: ASIC  
共6865條 100/458 |‹ « 98 99 100 101 102 103 104 105 106 107 » ›|
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473