領先的技術分銷商駿龍科技有限公司發布了基于Altera MAX® 10的“Mpression Odyssey(奧德賽)”物聯網開發套件和電機驅動方案。Altera的MAX® 10 FPGA在低成本、單芯片、瞬時上電的可編程邏輯器件中提供了先進的處理能力,駿龍科技推出的產品進一步驗證了MAX® 10 FPGA的卓越性能,并進一步豐富了Altera公司的工業解決方案。
“Mpression Odyssey(奧德賽)”開發套件是一
關鍵字:
駿龍科技 物聯網 FPGA
上海華虹集成電路有限責任公司(華虹設計)是專業的智能卡與信息安全芯片解決方案供應商,作為IC卡技術的國內領頭羊,華虹設計是國內綜合實力最強的芯片供應商,是中國“909 工程”的重要IC設計公司,公司芯片年出貨量達6億顆,擁有十多年在智能卡與信息安全芯片的豐富經驗。
經歷了與半導體制造業務剝離之后,華虹設計成為了中國電子信息產業集團有限公司(CEC)下屬子公司,更加專注于半導體產品的設計研發,并適應市場競爭的需要不斷調整戰略重點。華虹設計在致力于開發技術先進、引領市場的智能
關鍵字:
MCU 華虹
1 編碼器和分解器的類型
編碼器分為增量和絕對兩個基本類別。增量編碼器可以監控輪軸上的兩個位置,可以在輪軸每次經過這兩個位置時產生A或B脈沖。獨立的外部電動計數器然后從這些脈沖解讀出轉速和旋轉方向。雖然適用于眾多應用,但是增量式計數器確實存在某些不足。例如,在輪軸停轉情況下,增量編碼器在開始運行之前必須首先通過調回到某個指定校準點來實現自身校準。另外,增量式計數器易受到電氣干擾的影響,導致發送到系統的脈沖不準確,進而造成旋轉計數錯誤。不僅如此,許多增量編碼器屬于光電器件,如果對目標應用有影響,則
關鍵字:
編碼器 分解器 RDC FPGA 脈沖
Xilinx的新一代設計套件 Vivado 相比上一代產品 ISE, 在運行速度、算法優化和功能整合等很多方面都有了顯著地改進。 但是對初學者來說,新的約束語言 XDC 以及腳本語言 Tcl 的引入則成為了快速掌握 Vivado 使用技巧的最大障礙,以至于兩年多后的今天,仍有很多用戶缺乏升級到 Vivado 的信心。
本文介紹了 Tcl 在 Vivado 中的基礎應用,希望起到拋磚引玉的作用,指引使用者在短時間內快速掌握相關技巧,更好地發揮 Vivado 在 FPGA 設計中的優勢。
1
關鍵字:
Xilinx VivadoTcl FPGA cells
1 引言
隨著時代的發展,人類對于精確的時間越來越重視,像國防、衛星、天氣監控等系統,需要精確的時間來做資料的備份以及同步的處理。傳統的計時方式難以滿足日益精確的時間要求,融合了微電子技術、計算機技術、通訊技術與現代時頻技術的電波鐘正是成為合適的選擇。它接收授時中心以無線電長波傳送的標準時間信號,并通過內置微處理器解碼處理,從而實現時間自動校準,使電波鐘表顯示的時間與國家的標準時間保持高度同步。
鑒于目前我國 BPC 低頻時碼格式尚未公開,我們只能制作接收日本 JJY60 信號的電波鐘表。
關鍵字:
瑞薩 JJY 單片機 R7F0C002 MCU LCD
1 FPGA浮點運算推陳出新
以往FPGA在進行浮點運算時,為符合IEEE 754標準,每次運算都需要去歸一化和歸一化步驟,導致了極大的性能瓶頸。因為這些歸一化和去歸一化步驟一般通過FPGA中的大規模桶形移位寄存器實現,需要大量的邏輯和布線資源。通常一個單精度浮點加法器需要500個查找表(LUT),單精度浮點要占用30%的LUT,指數和自然對數等更復雜的數學函數需要大約1000個LUT。因此隨著DSP算法越來越復雜,FPGA性能會明顯劣化,對占用80%~90%邏輯資源的FPGA會造成嚴重的布線擁
關鍵字:
Altera FPGA LUT DSP 數據通路
基于綠色節能的理念,在智能家居模型中加入了蓄電池、太陽能電池板、風能發電機,以GD32 MCU為控制核心,設計了紅外檢測、人體檢測、光控LED、溫度監測和電子鎖等功能,并可通過GSM短信進行報警。
關鍵字:
綠色節能 智能家居 GD32 MCU LED 201505
本文提出了一種采用VHDL硬件描述語言設計新型三相正弦脈寬調制(SPWM)波形發生器的方法。該方法以直接數字頻率合成技術(DDS)為核心產生三相SPWM信號。并且利用VHDL設計了死區時間可調的死區時間控制器,解決了傳統的模塊電路等待方法很難產生帶精確死區時間控制的SPWM信號的問題。該方法在Quartus II 9.1環境平臺下進行了仿真驗證,并將設計程序下載到DE2-70實驗板進行實驗測試,用示波器測試得到了死區時間可控制的SPWM波形。
關鍵字:
VHDL SPWM DDS 死區時間 FPGA 201505
本文針對成像聲納擴展圖像動態范圍和增強圖像細節的需求,提出了一種基于開方運算的動態范圍擴展方法。基于課題組研制的多波束成像聲納原理樣機的研制,分析了數據動態范圍壓縮導致圖像細節丟失的原因及其對成像質量的影響,采用JPL快速平方根近似算法改善了開方運算FPGA實現過程的資源占用和系統延時。最后,對改進設計方案進行了實驗驗證,通過多波束成像聲納系統的消聲水池實驗證明了本文動態范圍擴展方法的有效性和可行性,系統成像質量改善明顯,達到優化設計的預期目標。
關鍵字:
成像聲納 動態范圍 平方根 FPGA 波束成像 201505
本文對數字中頻信號處理技術進行了研究,采用軟件無線電的設計思想和解決方案,提出了一種基于“AD+FPGA”的中頻信號處理技術,在頻譜分析儀及信號分析儀等接收機中應用廣泛。
關鍵字:
數字中頻 軟件無線電 AD FPGA 分析儀 201505
接上篇
編程思路
對于電阻類數據,常用的數表有電阻數表、AD數表。
1. 電阻數表,優點是直觀,方便后期查驗,與電源電壓無關;缺點和AD值之間需要額外的計算,占用系統時間。
2. AD數表,優點是MCU只需做比較而無需乘除,與電源電壓無關;缺點是不直觀,需要保存好原始的計算表格以備查驗。
這里使用第二種AD數表,我們推導一下AD值與地址設置值之間的關系:
因為并聯電路和串聯電路都是線性電路,電源VCC的波動會直接導致輸出電壓波動,所以直接把VCC和Vref連接能
關鍵字:
MCU PCB 電阻 AD數表 VCC
前言
命題的起源是一款RS485從機設計過程中,需要給它提供一個手動設置從機地址的功能,市面上同類產品,一般是兩種做法。
一種是純軟件,通過設備的RS485端口,按廠家給出的通信協議,比如Modbus RTU,修改它作為從機地址的寄存器的值,有些要求重啟才生效。優點是節省了PCB面積和相關的元器件,缺點是操作麻煩,需要客戶先搭建軟硬件環境,把設備地址修改完后再安裝到系統里。
另一種是硬件上提供了撥碼開關,想修改地址時,撥成不同的地址組合就可以了。這種做法優點是操作很簡單,不需要額外的
關鍵字:
RS485 MCU PCB 單片機 電阻
本文通過對多種壓縮算法作進一步研究對比后發現,LZO壓縮算法是一種被稱為實時無損壓縮的算法,LZO壓縮算法在保證實時壓縮速率的優點的同時提供適中的壓縮率。如圖1(A)給出了Linux操作系統下常見開源壓縮算法的壓縮速率的測試結果,LZO壓縮算法速率極快;如圖1(B)給出了Gzip壓縮算法和LZO壓縮算法的壓縮率測試結構,從圖中可以看出,LZO壓縮算法可以提供平均約50%的壓縮率。
1 LZO壓縮算法基本原理分析
1.1 LZO壓縮算法壓縮原理
LZO壓縮算法采用(重復長度L,指回
關鍵字:
LZO FPGA LZSS RAM 壓縮算法
1 引言
本文介紹的溫濕度傳感器采用瑞薩電子生產的 R7F0C802 單片機作為控制單元,采集溫度傳感器 TC1047A 輸出的電壓信號和濕度傳感器 HS11 01 LF 電路輸出的頻率信號,經計算處理,由異步串行通信接口輸出可讀性強的溫度和濕度值。該溫濕度傳感器工作電源電壓為 4.5 V~5.5VDC, 低功耗電流(MCU)為 290 µA@5MHz(TYP.), 響應時間小于 1 秒。 溫度測量范圍為-40~85℃, 測量精度達± 1 ℃。 濕度測量范圍為 1~99
關鍵字:
瑞薩 單片機 溫濕度傳感器 MCU R7F0C802
1 USB Type-C接口介紹
二十年前,第一代通用串行總線(Universal Serial Bus, USB 1.0)的出現,為各自為政的電子行業通信標準注入了互通性。而最新發布的USB Type-C接口規范將USB技術提升到了一個新的高度,能夠滿足21世紀電子行業的需求,同時也將再一次改變計算機、消費類電子產品以及移動設備之間的互連方式。輕薄、堅固、無需區分插頭方向的USB Type-C連接器拓展了由USB 3.1超速(SuperSpeed+)規范定義的各項功能,采用雙通道實現高達20
關鍵字:
FPGA USB Type-C 充電器 嵌入式
mcu-fpga介紹
您好,目前還沒有人創建詞條mcu-fpga!
歡迎您創建該詞條,闡述對mcu-fpga的理解,并與今后在此搜索mcu-fpga的朋友們分享。
創建詞條
關于我們 -
廣告服務 -
企業會員服務 -
網站地圖 -
聯系我們 -
征稿 -
友情鏈接 -
手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網安備11010802012473