久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> pll-vco

pll-vco 文章 最新資訊

具PLL 的5 輸出超低抖動時鐘分配器提供獨特的多芯片輸出同步方法

  •   凌力爾特公司 (Linear Technology Corporation) 推出低相位噪聲整數 N 合成器內核 LTC6950,該產品具超低抖動時鐘分配輸出電路。LTC6950 非常適用于產生和分配具高信噪比 (SNR) 時鐘數據轉換器必不可少的低抖動信號。當數字化或合成高模擬頻率時,保持數據轉換器時鐘低抖動是實現出色 SNR 水平的基礎。例如,新式電子系統需要用 ADC 直接數字化 RF 和高 IF 信號。憑借 18fsRMS 抖動 (在 12kHz 至 20MHz 帶寬上),LTC6950 保證
  • 關鍵字: 凌力爾特  PLL  LTC6950   

基于X波段的經典設計匯總,包括天線、振蕩器、濾波器等

  •   根據IEEE 521-2002標準,X波段是指頻率在8-12 GHz的無線電波波段,在電磁波譜中屬于微波。而在某些場合中,X波段的頻率范圍則為7-11.2 GHz。通俗而言,X波段中的X即英語中的“extended”,表示“擴展的”調幅廣播。本文介紹基于X波段的天線、頻率合成器、振蕩器等的設計實現方案,供大家參考。   X波段頻率合成器設計   本文提出LL頻率合成方案是用于頻率合成器設計的一種較好的方案,PLL頻率合成器在相位噪聲特性、雜波抑制及頻
  • 關鍵字: 天線  VCO  PLL  

X波段頻率合成器設計

  •   1 引言   隨著現代通信技術的不斷發展,對頻率源的要求越來越高。一方面,由于通信容量的迅速擴大,使得通信頻譜不斷向高端擴展;另一方面,由于頻譜資源的相對匱乏,必須提高頻譜利用率,進而對頻率源的頻譜純度和頻率穩定度都提出了更高的要求。   在無線通信領域中,為了提高頻譜利用率,現代通信系統對頻率合成器的精度、頻率分辨率、轉換時間和頻譜純度等指標提出了越來越高的要求。頻率合成的方法主要有直接頻率合成(DS)、間接頻率合成(PLL)和直接數字頻率合成(DDS)等方案。直接頻率合成體積大、成本高, 有較
  • 關鍵字: X波段  PLL  VCO  

基于SFCR新型介質的X波段壓控振蕩器的研制

  •   1 緒論   微波壓控振蕩器(VCO)是頻率產生源的關鍵部件,其指標直接決定著整個頻率源的性能。在C波段以上的窄帶頻率源中,基于電介質的DRO由于其很高的頻率穩定度、較低的相位噪聲而獲得了廣泛的運用。但是DRO由于電介質自身的一些特點而導致整個振蕩器的體積過于龐大,這在某些應用場合是很不利的,此外其可靠性也不容易保證。   美國DLI公司開發出的新型介質諧振器SFCR在結構上完全是自屏蔽的,表面鍍金的結構也使得其能夠進行表貼和鍵合,此特點使得基于此介質的VCDO的體積可以做得比較小。此介質的Q值適
  • 關鍵字: SFCR  X波段  VCO  

基于諧波混頻的微波低相噪鎖相設計

  •   0 引言   眾所周知鎖相環的環路帶寬以內的相位噪聲主要由晶體振蕩器經過倍頻惡化后的相位噪聲與鑒相器引入的相位噪聲共同決定。對于環路帶寬以外的相位噪聲則主要由VCO的相位噪聲和鑒相器引入的噪聲基底惡化共同決定。也即是PLL對參考晶體噪聲源呈現低通特性,而對VCO噪聲呈現高通特性。因此通過常規的分頻鎖相方式,由于鑒相器鑒相頻率較高以及噪聲基底的惡化無法取得較好的相噪指標。   本振相位噪聲水平很高的時候,射頻輸出的相位噪聲與混頻后中頻信號的相位噪聲基本上一致,這就提供了一種獲得低相噪的解決方式,即通
  • 關鍵字: VCO  低通濾波器  ADF4113  

ADI推出AD9528 JESD204B時鐘和SYSREF發生器

  •   Analog Devices, Inc. 近日宣布推出 AD9528 JESD204B 時鐘和 SYSREF 發生器,以滿足長期演進(LTE)和多載波 GSM 基站設計、防務電子系統、RF試驗儀器和其他新興寬帶 RF GSPS 數據采集信號鏈的時鐘要求。隨著數據速率進入數千兆級,多通道同步和數據延遲管理成為系統必不可少的一部分,將 JESD204B 標準運用在高速轉換器-數字處理器接口的做法在諸多最新應用中日益盛行。JESD204B 接口專門針對高數據速率系統設計需求而開發,AD9528 時鐘器件內置
  • 關鍵字: ADI  AD9528  VCO  

C波段寬帶捷變頻率綜合器設計

  •   摘要:本文介紹了一種C波段寬帶捷變頻率綜合器的設計方法,采用直接數字頻率合成器(DDS)實現頻率捷變,采用倍頻鏈路擴展輸出帶寬,通過與鎖相環(PLL)合成產生的本振信號混頻將輸出頻率搬移到C波段。論述了DDS時鐘電路、倍頻鏈路以及混頻部分的設計方法,并給出了達到的主要技術指標和測試結果。   引言   頻率合成器是現代通訊系統必不可少的關鍵電路, 是電子系統的主要信號源,是決定電子系統性能的關鍵設備。隨著系統對頻率源的頻率穩定度、頻譜純度、頻率范圍和輸出頻率個數的要求越來越高,高穩定、低相位噪聲、
  • 關鍵字: 變頻率綜合器  DDS  PLL  C波段  合成器  201410  

基于FPGA的任意分頻器設計

  •   1、前言   分頻器是FPGA設計中使用頻率非常高的基本單元之一。盡管目前在大部分設計中還廣泛使用集成鎖相環(如Altera的PLL,Xilinx的DLL)來進行時鐘的分頻、倍頻以及相移設計,但是,對于時鐘要求不太嚴格的設計,通過自主設計進行時鐘分頻的實現方法仍然非常流行。首先這種方法可以節省鎖相環資源,再者這種方式只消耗不多的邏輯單元就可以達到對時鐘的操作目的。   2、整數倍分頻器的設計   2.1 偶數倍分頻   偶數倍分頻器的實現非常簡單,只需要一個計數器進行計數就能實現。如需要N分頻
  • 關鍵字: FPGA  分頻器  PLL  

怎樣為定時應用選擇合適的采用PLL的振蕩器

  • 電子產品世界,為電子工程師提供全面的電子產品信息和行業解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網絡家園
  • 關鍵字: 定時應用  PLL  振蕩器  內部時鐘  合成器IC技術  

Silicon Labs推出業界最低抖動的時鐘系列產品

  •   高性能模擬與混合信號IC領導廠商Silicon Labs(芯科實驗室有限公司)今日宣布針對高速網絡、通信和數據中心等當今互聯網基礎設施的根基,推出業界最高頻率靈活性和領先抖動性能的時鐘解決方案。Silicon Labs的新一代Si534x“片上時鐘樹“系列產品包括高性能時鐘發生器和高集成度Multi-PLL抖動衰減器。這些單芯片、超低抖動時鐘芯片整合了時鐘合成與抖動衰減功能,設計旨在減少光傳輸網絡、無線基礎設施、寬帶接入/匯聚、電信級以太網、測試和測量以及企業和數據中心設備(包
  • 關鍵字: Silicon Labs  Multi-PLL  時鐘  

探討如何為定時應用選擇合適的PLL振蕩器

  •   十幾年前,頻率控制行業推出了基于鎖相環(PLL)的振蕩器,這是一項開拓性創新技術,采用了傳統晶體振蕩器(XO)所沒有的多項特性。憑借內部時鐘合成器IC技術,基于PLL的XO可編程來支持更寬廣的頻率范圍。這一突破消除了為在特定頻率實現共振而切割和加工石英所需的材料加工工藝步驟。這一創新也使得對基于PLL的XO進行頻率編程成為可能并且實現極短交貨周期。   鑒于傳統振蕩器交貨周期可能接近14周或更長,許多硬件設計人員渴望利用可編程振蕩器獲得顯著的交貨周期優勢。不幸的是,嚴重的問題發生了。一些已經從傳統X
  • 關鍵字: 振蕩器  PLL  SoC  

Silicon Labs推出業界最低抖動的時鐘系列產品

  •   高性能模擬與混合信號IC領導廠商Silicon Labs今日宣布針對高速網絡、通信和數據中心等當今互聯網基礎設施的根基,推出業界最高頻率靈活性和領先抖動性能的時鐘解決方案。Silicon Labs的新一代Si534x“片上時鐘樹“系列產品包括高性能時鐘發生器和高集成度Multi-PLL抖動衰減器。這些單芯片、超低抖動時鐘芯片整合了時鐘合成與抖動衰減功能,設計旨在減少光傳輸網絡、無線基礎設施、寬帶接入/匯聚、電信級以太網、測試和測量以及企業和數據中心設備(包括邊緣路由器、交換機、
  • 關鍵字: Silicon Labs  Si534x  Multi-PLL  

ADIsimPE確立電路速度、精度和虛擬原型開發標準

  •   Analog Devices, Inc.(ADI),全球領先的高性能信號處理解決方案提供商,最近推出了ADIsimPE?(個人版)仿真器,此款仿真器適合線性和混合信號應用,能夠進行虛擬原型開發,以滿足資源有限且要求產品快速上市的客戶的需求。ADIsimPE由SIMetrix/SIMPLIS?仿真器供電,它使用SIMetrix SPICE仿真線性電路,如精密基準電壓源、運算放大器和線性調節器以及SIMPLIS(分段線性系統仿真),從而高速分析PLL之類的非線性電路并且能夠切換電源
  • 關鍵字: Analog Devices  ADIsimPower  PLL  

具集成型 VCO 的低噪聲 6GHz 分數 N 合成器 可媲美整數 N 合成器性能

  •   加利福尼亞州米爾皮塔斯 (MILPITAS, CA) – 2014 年 6 月 25 日 – 凌力爾特公司 (Linear Technology Corporation) 推出一款具 6GHz+ 集成型 VCO 的高性能分數 N PLL LTC6948。在 LTC6948 的核心是一個高級四階 ΔΣ 調制器,其運用智能噪聲整形技術以最大限度地抑制噪聲成分,并且不會產生市面上大多數分數 N PLL 中常見的分數化雜散。這造就了一款具備分數化之全部優勢 (從
  • 關鍵字: Linear  LTC6948  VCO  

德州儀器推出14GHz 分數N分頻鎖相環

  •   日前,德州儀器 (TI) 宣布推出支持高級頻率調制功能的業界最高性能 14GHz 分數 N分頻PLLatinum? 鎖相環 (PLL)。該 LMX2492 提供業界最佳噪聲性能,比性能最接近的同類競爭器件低 6dB,可提升射頻 (RF) 靈敏度以及雷達覆蓋范圍及精確度。此外,該器件還支持 200MHz 的相位頻率檢測器、5V 充電泵電源以及 500 MHz 至 14GHz 的寬泛工作頻率。LMX2492 提供工業及汽車級(1 級)版本,適用于軍事與汽車雷達、微波回程、通信以及測量測試應用。  LMX2
  • 關鍵字: TI  PLL  LMX2492  
共179條 4/12 |‹ « 2 3 4 5 6 7 8 9 10 11 » ›|
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473