久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> soc-fpga

soc-fpga 文章 最新資訊

基于SoC的AC'97技術硬件設計

  • ????? ? 引言 ?????? 符合Audio Codec'97協議(簡稱AC'97,是由Intel公司提出的數字音頻處理協議)的音頻控制器不但廣泛應用于個人電腦聲卡,并且為個人信息終端設備的SOC(如Intel的PXA250)提供音頻解決方案。 ??????? 本文設計的音頻控制器可為DSP內核提供數字音頻接
  • 關鍵字: SoC  

FPGA基軟件無線電(04-100)

  •   軟件無線電技術給正在開發無線電架構的工程師帶來力量。編程中頻(IF)、帶寬、調制、編碼模式和其他無線電功能的能力廣泛引起注意。除了提供所有這些靈活性外,軟件無線電必須改善靈敏度,動態范圍和鄰信道抑制性能。軟件無線電仍然是無線電,但它必須比被正在替代的通常無線電執行的更好。   現場可編程陣列(FPGA)技術先進之處在于緊湊的占位空間能夠高速處理,同時也保持軟件無線電技術的靈活性和可編程性。FPGA在高速、計算密集、可重新配置應用(FFT、FIR和其他乘法—累加運算)中是受歡迎的。從FPG
  • 關鍵字: FPGA  無線電  

FPGA 電路設計: 如何應對電源相關問題的挑戰

  •   引言   在設計可編程門陣列(FPGA)電路時,必須極端重視電源問題,從而使最終產品能在所有可能的條件下無缺陷工作并處于最優狀態。FPGA 電路電源有兩項需考慮的問題: FPGA 電路上電要求和電路功耗分析。這篇文章針對這兩方面的要求,討論您可能遇到的問題,以及解決方案。   目前FPGA電路設計所面臨的問題   FPGA電路通常需要多路電源輸入。為優化開機時的電流拖曳,防止鎖死和永久性的電路損壞,同時也為了防止開機接通時的毛刺干擾和降低開機接通的功耗,這些電源輸入必須具有精確的上電序列以及正確
  • 關鍵字: FPGA  

在FPGA中集成高速串行收發器面臨的挑戰(04-100)

  •   Altera公司對PCI Express,串行Rapid I/O和SerialLite等串行標準和協議的認可,將促進具有時鐘和數據恢復(CDR)功能的高速串行收發器的應用。這些曾在4或8位ASSP中使用的收發器現在可以集成在高端FPGA中。帶有嵌入式收發器的FPGA占據更小的電路板空間,具有更高的靈活性和無需接口處理的兩芯片方案等優勢,因此,采用這種FPGA對電路板設計者是很具有吸引力的選擇。   在FPGA中集成收發器使得接口電路處理工作由電路板設計者轉向芯片設計者。本文闡述在一個FPGA中集成1
  • 關鍵字: Altera  FPGA  ASSP  ASIC  

設計無須重新驗證的可復用IP(04-100)

  •   在當今快速變化的市場,加速設計進程尤其重要。高品質、預構建的可復用知識產權 (IP) 是讓設計快速面市的關鍵因素之一。為提高復用性,IP供應商正在探索新的IP配置方法,不但可半定制IP模塊而且能減少代碼損壞的可能性。為了在無須重新驗證的情況下進一步增強用戶可配置性,未來的設計將從可復用IP模塊轉向IP子系統 (通常稱為參考設計),并最終提供現成的系統級芯片 (SoC)。   IP供應商已找到多種配置IP模塊的方法來提高復用性,如RTL參數、通過網頁界面自動生成網表,以及通過軟件GUI生成網表
  • 關鍵字: SoC  IP  

FPGA到高速DRAM的接口設計(04-100)

  •   FPGA做為系統的核心元件正在更多的用于網絡、通信、存儲和高性能計算應用中,在這些應用中都需要復雜的數據處理。   所以,現在FPGA支持高速、外部存儲器接口是必須遵循的。現在的FPGA具有直接接口各種高速存儲器件的專門特性。本文集中描述高速DRAM到FPGA的接口設計。   設計高速外部存儲器接口不是一件簡單的任務。例如,同步DRAM已發展成高性能、高密度存儲器并正在用于主機中。最新的DRAM存儲器—DDR SDRAM,DDR2和RLDRAM II支持頻率范圍達到133MHz(260
  • 關鍵字: Altera  FPGA  DRAM  

基于FPGA的液晶顯示控制器設計

  •   液晶顯示器由于具有低壓、微功耗、顯示信息量大、體積小等特點,在移動通信終端、便攜計算機、GPS衛星定位系統等領域有廣泛用途,成為使用量最大的顯示器件。液晶顯示控制器作為液晶驅動電路的核心部件通常由集成電路組成,通過為液晶顯示系統提供時序信號和顯示數據來實現液晶顯示。本設計是一種基于FPGA(現場可編程門陣列)的液晶顯示控制器。與集成電路控制器相比,FPGA更加靈活,可以針對小同的液晶顯示模塊更改時序信號和顯示數據。FPGA的集成度、復雜度和面積優勢使得其日益成為一種頗具吸引力的高性價比ASIC替代方案
  • 關鍵字: FPGA 液晶  

基于SoC的AC'97技術硬件設計

  •   引言   符合Audio Codec'97協議(簡稱AC'97,是由Intel公司提出的數字音頻處理協議)的音頻控制器不但廣泛應用于個人電腦聲卡,并且為個人信息終端設備的SOC(如Intel的PXA250)提供音頻解決方案。本文設計的音頻控制器可為DSP內核提供數字音頻接口。全文在介紹音頻控制器結構的同時,著重強調其與內核之間數據的協調傳輸,并給出基于FPGA實現SoC內核仿真環境對音頻控制器進行功能測試的方法。   音頻控制器的結構和原理   AC'97系統由音頻編解碼器(Codec)和音頻控
  • 關鍵字: 數字音頻 接口 DSP FPGA SoC 內存   

四種常用FPGA/CPLD設計思想與技巧之流水線操作

FPGA可滿足SMPTE視頻標準對更高速率的需求

在Virtex-5 FPGA中使用CRC硬模塊

  •   數據損壞是與數據傳輸和存儲有關的首要問題。只要是在通道上傳輸數據,就總會有出現某些錯誤的有限概率。   關鍵是接收模塊要能區分無錯消息和有錯消息。檢錯有多種方法,其中大多數都是專門為此目的引入冗余位。數據通信中常用的檢錯方法包括奇偶碼、漢明碼和循環冗余校驗(CRC),其中CRC使用最廣泛。   CRC根據一個給定的數據位組算出,然后在傳輸或存儲之前附加到數據幀尾部。接收或檢索到幀后,對其內容重新計算CRC,以此來驗證其有效性,確保數據無誤。   本文簡述CRC計算所依據的原理,并且探討用線性反饋
  • 關鍵字: FPGA  

基于FPGA的數字音頻廣播信道編碼器的實現

  •   摘要:介紹了數字音頻廣播(DAB)信道編碼的原理和關鍵技術,并應用單片FLEX10K100系列FPGA實現DAB信道編碼器。   關鍵詞:數字音頻廣播(DAB) 信道編碼 FPGA   1 數字音頻廣播(DAB)發射系統及信道編碼器   DAB是繼調幅和調頻廣播之后的第三代廣播體系。與模擬廣播相比它不僅可以提供高質量的聲音信號(CD音質),也可以提供數據、圖像等多種其他附加服務。它可以保護在高速移動接收時的聲音質量,具有很強的抗干擾能力,在同要瓣頻帶寬度和環境下,DAB可以提供高質量的多種多樣的
  • 關鍵字: 數字音頻 FPGA DAB 編碼器   

Xilinx FPGA適應不斷變化的廣播視頻潮流

  •   電視臺的演播室需要在不替換龐大的以同軸電纜構建的基礎架構的情況下,將模擬音頻和視頻轉換為數字音頻和視頻,這樣就逐漸形成了傳輸非壓縮標清視頻的串行數字接口(SDI)協議。如今,出于重新利用同軸電纜的同樣目的,日益增長的屏幕分辨率和相關數據速率衍生出了若干新的串行數據通信格式。   首先出現的是SDI標準,通常稱為SMPTE 259M標準,這是由電影與電視工程師協會(SMPTE)制定的,于1989年開始商業應用。在最初推出之際,用于接口的主要芯片是由ASSP芯片制造商提供的。SDI名義上的數據速率是27
  • 關鍵字: Xilinx FPGA  
共8050條 484/537 |‹ « 482 483 484 485 486 487 488 489 490 491 » ›|

soc-fpga介紹

您好,目前還沒有人創建詞條soc-fpga!
歡迎您創建該詞條,闡述對soc-fpga的理解,并與今后在此搜索soc-fpga的朋友們分享。    創建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473