久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > EDA/PCB > 業界動態 > Multitest為高引腳數BGA應用推出全新LCR(層數減少)概念

Multitest為高引腳數BGA應用推出全新LCR(層數減少)概念

—— 電路板客戶在保持性能同時可以節約成本
作者: 時間:2010-11-26 來源:SEMI 收藏

  的電路板事業部已成功為高引腳數BGA應用推出全新LCR(層數減少)概念。電路板客戶既可盡享成本節約,又不會降低性能。通過全新的LCR概念,標準間距BGA板的層數最高可減少40%。

本文引用地址:http://cqxgywz.com/article/114953.htm

  在硬聯接高度和/或測試座要求方面,電路板厚度通常會是一個機械結構上的瓶頸。用來減薄電路板的其他方法(如使用更細的芯線)因制造能力和性能而受限。

  通過從設計到交付的全面服務,展現了其自有電路板制造廠的獨特能力及其設計團隊的出色專業水平。DFM(可制造性設計)準則已經制定,使電路板設計人員可減少信號層和必要的地線層。

  為確保性能,LCR的設計規則已由的信號完整性團隊進行規范:反焊盤直徑、導通孔以及走線圖形已被證明對性能沒有任何不利影響。



關鍵詞: Multitest PCB

評論


相關推薦

技術專區

關閉