久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > 高速DSP串行外設接口設計

高速DSP串行外設接口設計

作者: 時間:2010-04-12 來源:網絡 收藏

  4.1寄存器整體電路

  下面是部分Verilog HDL源代碼.描述了數據傳輸時相關寄存器的功能設置:先是對復位時各個寄存器的初始值,接下來是對寄存器進行功能.和數據傳輸時候產生的中斷使能和標志位的

  4.2整體時序仿真

  將上述Verilog代碼編譯,再寫上對應測試代碼進行驗證。圖5是寄存器的寫操作的整體時序仿真波形圖.驗證了上述代碼正確可行。

  圖5寫操作整體時序仿真

  5 結論

  本文作者的創新點是改進了硬件觸發器的結構.用三態門和傳輸門取代那種單一MOS管的結構。首次應用到TMS320LF2407芯片上,降低工作電壓到3.3V,加快數據傳輸,而且還有相應的反饋信號,進一步完善了觸發器結構。同時有很好的可移植性好。具有充分的可裁剪性,本設計運行可靠,達到預期的效果。


上一頁 1 2 3 下一頁

評論


相關推薦

技術專區

關閉