久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 手機與無線通信 > 設計應用 > 基于DDC和DUC的大帶寬DRFM設計與實現

基于DDC和DUC的大帶寬DRFM設計與實現

作者: 時間:2013-04-24 來源:網絡 收藏

3.2 FPGA中Doppler模塊的
多普勒調制原理
,還原I、Q兩路在時域上的非對齊性,然后各自完成4倍的內插,數字上變頻,其結構如圖12所示。

本文引用地址:http://cqxgywz.com/article/153519.htm

s.JPG


該數字上變頻在FPGA中的具體模塊如圖13所示。

t.JPG


3.4 系統在Modelsim中的仿真
將FPGA中的整個系統在Modelsim中進行仿真,結果如圖14所示。

a.JPG


將圖14得到的輸出信號的離散的值導入到Matlab中,查看其頻譜圖,如圖15所示。

b.JPG


如圖15所示,輸出信號頻率為862.5 MHz,與圖5仿真結果相同,由此得出,在FPGA中的整個系統實現的功能與理論上得到的結果一致,從而完成了系統的功能,達到了預期的效果。

4 結束語
隨著超寬帶高分辨率雷達在未來戰場發揮的作用越來越大,對于超雷達的干擾技術研究,將成為雷達對抗領域的重要研究方向。文中針對現代化軟件無線電原理的數字下變頻()和數字上變頻()技術,對實現的系統進行了分析及系統仿真,得出的結論與預想結果吻合良好,證明了系統的可行性。


上一頁 1 2 3 下一頁

評論


相關推薦

技術專區

關閉