久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 光電顯示 > 設計應用 > LED顯示屏高灰度掃描控制的FPGA實現

LED顯示屏高灰度掃描控制的FPGA實現

作者: 時間:2012-05-16 來源:網絡 收藏

運用VerilogHDL編寫代碼并用Modelsim仿真軟件對該電路代碼進行編譯仿真,得出了如圖3、圖4所示得時序圖。

圖3 灰度控制單元時序圖

圖3灰度單元時序圖

圖4 亮度控制單元時序圖

圖4亮度單元時序圖

通過時序圖我們可以看到在端:

enable、rsel、bc_ena、latch等控制端的控制下,可以按照不同的需求來對不同灰度和亮度的。在灰度控制單元中,數據在經過了16個脈沖之后移位傳輸至輸出端輸出,并且了8列或者16列輸出的可調;在亮度控制單元中,通過調整enable、bc_ena、latch的值實現了輸出數據的可調,從而準確的實現了亮度的控制功能。

根據各部分同名行的全部傳輸時間等于該同名行的顯示時間,可以得到行周期和點(列)周期的值,即行周期=幀周期/方式的行數,點周期=行周期/(每行點數×部分數)。若幀頻為120Hz,則幀周期為1/120s=8.33ms,根據方式為1/16可將80行分為5個16行,每行160列,這樣,行周期即為520.6μs;點周期為650.75ns;點頻為1.54×106Hz.

4結論

本文討論了大屏幕視頻控制器中的灰度方法,本文提出了256灰度級掃描時的實現方案,作者的創新點在于并設計了一款從暗到亮的256級灰度顯示的顯示控制芯片,在本設計中幀頻可達120Hz,行周期為520.6μs,點周期為650.75ns;點頻為1.54×106Hz.該芯片可以通過多塊級聯來驅動大屏幕,有著較好的應用前景。


上一頁 1 2 下一頁

評論


相關推薦

技術專區

關閉