久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > 基于單片機的等效采樣示波器設計

基于單片機的等效采樣示波器設計

作者: 時間:2010-04-08 來源:網絡 收藏

(1)控制器 控制器部分任務較重,通過兩片89C52(MCU1和MCU2)來完成。其中,MCU1負責、數據處理以及程序時鐘和液晶的控制工作;MCU2完成測頻、DAC輸出和鍵盤接口處理功能。兩通過串口通信。

(2)測頻模塊 本系統輸入信號的頻率范圍較寬(1Hz~80MHz),隔度范圍較大(0.1V~2.2V),整形電路采用高速比較器TL3016實現,其參考電壓由MCU1對輸入信號獲得。整形后的信號經程控分頻器送至MCU2測頻,精度可達四位有效數字。   
 ?。?)波形模塊 該模塊由40MSPS的模數轉換器TLC5540、靜態存儲器CY7C128A-20和可編程邏輯器件ispLSI1016E-80組成。 在程控時鐘和程控分頻器的控制下,CLPD產生存儲器地址,將高速ADC的采樣數據以程控頻率寫入靜態RAM。寫滿256個點后,將靜態RAM的控制權通過數據選擇器轉交給MCU1,由MCU1進行數據處理,并送液晶顯示。 (4)程控時鐘電路 程控時鐘電路是本系統實現采樣的關鍵,其核心是可編程頻率合成芯片SY89429V。SY89429V的輸出時鐘范圍是25MHz~400MHz,步進值0.125MHz~1MHz。它內部采用高頻鎖相環結構,對干擾很敏感,在硬件上采取了一定的抗干擾措施保證其穩定工作。 (5)液晶顯示 液晶部分由點陣液晶顯示器EDM160160、液晶控制器SED1335、SRAMHM62256、負壓發生器和背光交流驅動電路發生器組成。 2.2 采樣的實現 采樣是本系統的關鍵和創新點。主要采用以芯片SY89429V為核心的精密時鐘發生電路,控制高速ADC對高頻信號進行循環間歇式采樣。 實現等效采樣的系統框圖如圖2所示。



  等效采樣的輸入頻率是1.25MHz~80MHz。為了使復現的波形盡量精確,系統在1.25MHz~40MHz信號范圍內每周期采一樣一個點,在40MHz~80MHz信號范圍內每個周期采一個點來復現波形。即采樣頻率范圍要在1MHz~40MHz之間,并有可控的小步進值。 SY89429V的輸出頻率為25MHz~400MHz,需要外加分頻電路將低低頻部分擴展。同時,本系統選用的ADC為TLC5540,其轉換速率是5MSPS~40MSPS,低端采樣率會受到限制,可以采用控制RAM寫入速度的方式來控制采樣速率。綜合考慮,采用CPLD器件,將SY89429V芯片TEST輸出的FOUT頻率經過程控二分頻器,一方面提供給ADC作為CLK工作頻率,另一方面再經過程控二五十進制分頻器控制RAM寫入速度,作為低端信號的采樣頻率。



評論


相關推薦

技術專區

關閉