久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > IDT70V9289的典型應用電路設計

IDT70V9289的典型應用電路設計

作者: 時間:2011-10-09 來源:網絡 收藏
FT/PIPEL:流通(flow-through)和流水線模式選擇,高電平有時為流水線模式,此時輸出有效發生在CE0L為低電平且CE1L為高電平的二個周期。

本文引用地址:http://cqxgywz.com/article/187287.htm

  ADSL:地址選通使能,低電平有效,優先級高于其他引腳。

  

  3 應用舉例

  以70為核心,配以適當的控制信號,即可使不同傳輸方式的雙路高速數據流實現無損傳輸。下面以某高速誤碼儀與CY7C68013型高速USB單片機的連接為例,介紹70的應用及應注意的問題。

  3.1 讀模式選擇

  在設計中,高速誤碼儀的Virtex_II XC2V250與CY7C68013進行數據交換,由于CY7C68013采用突發方式傳輸且傳輸速度高達300Mbit/s,而Virtex-II XC2V250只能檢測連續數據流的誤碼,因此正好可以應用70實現高速數據流的無損傳輸。IDT9289提供二種讀數據模式(流通模式和流水線模式)。為了實現高速傳輸和降低時序設計的復雜度,設計選擇了流水線模式。下面簡述二種模式的區別。

  

  (1)結構差別

  二者在寫入過程中完全一樣,都是通過輸入寄存器緩沖數據,但在讀出過程中,流水線模式通過輸出寄存器緩沖數據而流通模式則沒有。如圖2所示,在流水線模式中輸入寄存器和輸出寄存器工作在同一時鐘邊沿。

  (2)時序差別

  結構差別反映在時序關系上就是流通模式的數據輸出比流水線模式提前一周期,并與存儲器陣列的讀數據同在一個時鐘周期,并與存儲器陣列的讀數據同在一個時鐘周期,如圖3所示,這樣,可以實現地址輸入和數據輸出的同步,從而滿足一些電路的時序要求;而流水線模式由于有輸出寄存器,其輸出引腳上的讀數據在幾乎整個時鐘周期內都是可用的,因而為器件取數據提供最佳的建立時間,并允許在更高的時鐘頻率下進行操作,同時設計者也無需擔心電路設計技巧和定時通路。更要注意的是:由于存在這種時序差別,設計者在選擇讀模式時,要考慮到相應的時序變化,以免造成讀取數據錯誤。



關鍵詞: V9289 9289 IDT 70V

評論


相關推薦

技術專區

關閉