久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > avr外部中斷使用一些注意事項

avr外部中斷使用一些注意事項

作者: 時間:2016-11-23 來源:網絡 收藏
最近做的這個玩意,外部中斷一直不穩定,搞的我很郁悶,查了很久不知道什么問題,找到一些蛛絲馬跡。。
做個記錄,備用,問題描述:一次中斷,2次響應。。上升沿中斷的時候,下降沿也一起中斷了。。
總之是很讓人悲劇的問題,原因未知,估計是機械開關有些干擾之類的,在實際用的時候,發現有時候外部也會有干擾。。所以
1,一定要在中斷腳上加濾波電容,否則很麻煩,尤其是在實際應用的時候。。
2,要將內部的上拉電阻使能,也就是DDRD=0;PORTD=1;(語法不正確,僅作演示)
3,由于AVR的響應速度很快,多次中斷會把標志位存放好,所以中斷出來的時候清掉那個標志位,
例如 GIFR=(1<4,在中斷中加少量延時,然后再讀端口電平來判斷是否是真正觸發(針對邊沿觸發來說)

總結:下降沿觸發比上升沿穩定,電平觸發比邊沿觸發穩定,所以。。。
omyladygaga~原因另外補充吧,僅一點經驗之談,對不對還是個問題,有待考證。。。


評論


技術專區

關閉