久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > 如何基于蜜罐技術的FPGA實現技術?

如何基于蜜罐技術的FPGA實現技術?

作者: 時間:2018-08-07 來源:網絡 收藏

系統硬件框圖

本文引用地址:http://cqxgywz.com/article/201808/385631.htm

整個系統硬件的核心是Microblaze 處理器,處理器的基本配置和主要外設包括:

3.2 硬件功能與指標

一、Microblaze 處理器:

處理器總線頻率: 66.7 MHz;

片上內存(BRAM):16KB;

由于Spartan-3e XC3S500E 的BRAM資源有限,沒有選擇 Cache 功能;

二、基本外設配置:

(1)串口:RS232_DCE

波特率:115200,使用中斷;

(2)以太網MAC:

使用 Xilinx Ethernet_MAC IP,其配置參數為:No DMA,使用中斷,并選擇 FIFO 方式,以滿足在 Xilkernel 系統下,使用lwIP 進行 socket 編程的需求;

(3)定時器:

采用一個32位定時器,并使用中斷。

(4)DDR_SRAM:

使用開發板上的 32Mx16內存,并配置為 OPB DDR。

此外,系統硬件中還包括:中斷控制器、8個與通用I/O連接的LED,以及調試模塊。更為詳盡的硬件平臺細節,可以參照系統的硬件描述文件(MHS)。


上一頁 1 2 下一頁

評論


相關推薦

技術專區

關閉