久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > 基于Xilinx FPGA的千兆以太網控制器的開發

基于Xilinx FPGA的千兆以太網控制器的開發

作者: 時間:2010-08-27 來源:網絡 收藏

  6)GMII模塊

  GMII模塊的接收信號一般都是直接連到PHY芯片上,負責和PHY芯片的數據交互,其信號和PHY芯片的接口是一一對應的,如表10-15所列。

表10-15 GMII模塊接口信號列表

基于Xilinx FPGA的千兆以太網控制器的開發

  配置完成后,可在工程管理區選中GEMAC核,在過程管理區,點擊“View HDL Instantiation Template”命令,查看其例化代碼,它在代碼中的例化方法和一般IP Core的方法是一樣的。

  10.5 本章小結

  高速串行傳輸技術是未來的三大應用領域之一,本章主要介紹了Xilinx公司的Rocket I/O解決方案。首先給出高速傳輸的背景,指出串行方式是吉比特以及更高速率鏈路的必然選擇。其次,給出了吉比特串行傳輸的通用架構,為后文做好鋪墊。接著重點介紹了Xilinx公司Rocket I/O的系統組成、相關協議、時鐘設計方案、開發要素以及Rocket I/O的使用方法。最后說明了MAC控制器IP Core的使用方法。讀者需要注意的是Rocket I/O是Xilinx高端中的內嵌組件,和DCM、硬核乘法器、塊RAM等的使用方法是一樣的,可通過IP Core調用。高速傳輸是一種新技術,開發難度較大,本章只是介紹了其中的主要核心部分和基本原理,還需要讀者閱讀大量的文獻和實際操作才能熟練開發相關系統。


上一頁 1 2 3 4 5 6 7 下一頁

評論


相關推薦

技術專區

關閉