久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > 淺析DSP芯片的基本結構

淺析DSP芯片的基本結構

作者: 時間:2014-04-05 來源:網絡 收藏

  為了快速地實現數字信號處理運算,一般都采用特殊的軟硬件結構。下面簡單介紹。

本文引用地址:http://cqxgywz.com/article/241663.htm

 ?。?)哈佛結構

  主要特點是將程序和數據存儲在不同的存儲空間中,即程序存儲器和數據存儲器是兩個相互獨立的存儲器,每個存儲器獨立編址,獨立訪問。與兩個存儲器相對應的是系統中設置了程序總線和數據總線,從而使數據的吞吐率提高了一倍。由于程序和數據在兩個分開的空間,因此取指和執行能完全重疊。

  (2)流水線操作

  流水線與哈佛結構相關,廣泛采用流水線以減少指令執行時間,從而增強了處理器的處理能力。處理器可以并行處理二到四條指令,每條指令處于流水線的不同階段。下面所列是一個三級流水線操作的例子:

  CLLOUT1

  取指NN-1N-2;

  譯碼N-1NN-2;

  執行N-2N-1N,

  (3)專用的硬件乘法器

  專用的硬件乘法器,乘法速度越快,DSP處理器的性能越高。由于具有專用的應用乘法器,乘法可在一個指令周期內完成。

 ?。?)特殊的DSP指令

  DSP是采用特殊的指令。

 ?。?)快速的指令周期

  特殊的DSP指令,DSP芯片是采用特殊的指令。快速的指令周期、哈佛結構、流水線操作、專用的硬件乘法器、特殊的DSP指令,再加上集成電路的優化設計可使DSP芯片的指令周期在200ns以下。



關鍵詞: DSP芯片 基本結構

評論


相關推薦

技術專區

關閉