久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 測試測量 > 設計應用 > DDS調頻信號發生器的FPGA電路設計

DDS調頻信號發生器的FPGA電路設計

作者: 時間:2012-07-16 來源:網絡 收藏

  1 引言

  直接數字頻率合成器()技術,具有頻率切換速度快,很容易提高頻率分辨率、對硬件要求低、可編程全數字化便于單片集成、有利于降低成本、提高可靠性并便于生產等優點。目前各大芯片制造廠商都相繼推出采用先進CMOS工藝生產的高性能和多功能的芯片,專用芯片采用了特定工藝,內部數字信號抖動很小,輸出信號的質量高。然而在某些場合,由于專用的DDS芯片的控制方式是固定的,故在工作方式、頻率控制等方面與系統的要求差距很大,這時如果用高性能的器件設計符合自己需要的DDS電路就是一個很好的解決方法,它的可重配置性結構能方便的實現各種復雜的調制功能,具有很好的實用性和靈活性。

  2 DDS調頻框圖設計

DDS調頻信號發生器框圖

DDS調頻信號發生器

  3 DDS調頻電路設計


上一頁 1 2 下一頁

關鍵詞: DDS FPGA 信號發生器

評論


相關推薦

技術專區

關閉