首頁(yè) > 新聞中心 > 牛人業(yè)話(huà)
本實(shí)驗(yàn)中,我們使用FPGA來(lái)驅(qū)動(dòng)了一片DAC芯片TLC5620,該芯片的特性如下所示: TLC5620特性: 4路8位電壓輸出; 單電源5V供電; 串行接口; 參考電壓輸入高阻; ......
在說(shuō)明差分對(duì)布線(xiàn)重要性之前,首先來(lái)看下教材中列出影響傳輸線(xiàn)阻抗因素:走線(xiàn)線(xiàn)寬、線(xiàn)長(zhǎng)、線(xiàn)厚、側(cè)壁形狀、阻焊層覆蓋范圍和傳輸線(xiàn)介質(zhì)是明顯的影響因素。而介電常數(shù)和介質(zhì)厚度也會(huì)影響傳輸線(xiàn)阻抗精度,具體計(jì)算公式請(qǐng)參考信號(hào)完整性......
針對(duì)初學(xué)嵌入式的廣大朋友們,以下是我在初學(xué)接觸嵌入式的過(guò)程中整理處的一些資料信息,希望能為大家有所幫助。 一個(gè)典型的桌面 Linux 系統(tǒng)包括 3 個(gè)主要的軟件層---linux 內(nèi)核、C 庫(kù)和應(yīng)用程序代碼。 ......
本節(jié)我們主要是從下面6個(gè)方面進(jìn)行講解: 1.總線(xiàn)的簡(jiǎn)單介紹 2.總線(xiàn)的原理 3.總線(xiàn)的特征 4.總線(xiàn)的分類(lèi) 5.總線(xiàn)的技術(shù)指標(biāo) 6.傳輸數(shù)據(jù)可靠性 一、總線(xiàn)的簡(jiǎn)單介紹: ......
當(dāng)然,本人已經(jīng)不是電子控制器開(kāi)發(fā)的新手了。從事單片機(jī),DSP開(kāi)發(fā)十多年,但是一直沒(méi)有接觸過(guò)嵌入式linux。2014年初由于公司的項(xiàng)目需要,決定引入嵌入式linux的平臺(tái)進(jìn)行產(chǎn)品研發(fā),從這個(gè)時(shí)候開(kāi)始正式接觸嵌入式li......
本節(jié)我們主要是從下面3個(gè)方面進(jìn)行講解: 1.硬件環(huán)境搭建 2.軟件編寫(xiě) 3.聯(lián)調(diào) 一、硬件環(huán)境搭建 1.先打開(kāi)Proteus8.1。如下圖所示: 2.打......
深亞微米時(shí)代,傳統(tǒng)材料、結(jié)構(gòu)乃至工藝都在趨于極限狀態(tài),摩爾定律也已有些捉襟見(jiàn)肘。而步入深亞納米時(shí)代,晶體管的尺寸就將接近單個(gè)原子,無(wú)法再往下縮減。傳統(tǒng)ASIC和ASSP設(shè)計(jì)不可避免地遭遇了諸如設(shè)計(jì)流程復(fù)雜、生產(chǎn)良率降......
并口是什么?回答這個(gè)問(wèn)題,其實(shí)真的很讓人“狂汗”,身為工科男,計(jì)算機(jī)背后的那些接口都沒(méi)摸清門(mén)道,情何以堪啊!不過(guò),本著掃盲的態(tài)度,我們還是勉為其難的再?gòu)?qiáng)調(diào)一下USB和并口的區(qū)別吧,區(qū)別USB和......
前面一個(gè)筆記我們已經(jīng)可以輕松的使用EDS提供的HAL構(gòu)建一個(gè)uC/OS-II的模板工程,在這個(gè)工程里,所有和移植有關(guān)的問(wèn)題都不用我們操心,我們只要放心的去設(shè)計(jì)我們的應(yīng)用程序便可。而一個(gè)最簡(jiǎn)單的uC/OS-II工程也已......
今天帶大家來(lái)設(shè)計(jì)一個(gè)自定義的IP核,我們從最基本的做起,包括datasheet 的理解,設(shè)計(jì)的整體框架,AD轉(zhuǎn)換代碼的編寫(xiě),仿真,Avalon-MM總線(xiàn)接口的編寫(xiě),硬件系統(tǒng)還是基于上次的硬件系統(tǒng),不過(guò)我們不再用alt......
43.2%在閱讀
23.2%在互動(dòng)