久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> 功耗

功耗 文章 最新資訊

地址總線低功耗編碼的設計與實現

  • 對降低地址總線功耗的編碼方法研究與應用正在逐漸增多。本文在簡述地址總線上的功耗來源的基礎上,介紹了幾種典型的地址總線低功耗編碼方法,通過結合實際采用的T0編碼,能有效地降低智能卡芯片的功耗。
  • 關鍵字: 設計  實現  編碼  功耗  總線  地址  

基于門控時鐘的低功耗電路實現方案

  • 摘 要:研究了門控時鐘技術在130 nm工藝、基于高閾值標準單元庫下的低功耗物理實現方法。詳細闡述了多級門控時鐘技術的作用機制和參數的設置方法,給出了基于門控時鐘的后端實現流程,著重分析了插入門控時鐘對時鐘
  • 關鍵字: 實現  方案  電路  功耗  時鐘  基于  

具有低功耗意識的FPGA設計方法

  • 具有低功耗意識的FPGA設計方法, 工業、汽車電子、軍事, 甚至商業類客戶都會對系統的溫度和運行模式的概況有規定。這些概況指引我們在設計時要注意哪些地方以及精力該如何分配。IGLOO器件的低功耗工藝和硅片設計由Actel來保證,用戶所要關注的是:
  • 關鍵字: 設計  方法  FPGA  意識  功耗  具有  

在嵌入式設計中降低CPLD的功耗

  • 在嵌入式設計中降低CPLD的功耗,從事便攜式或手持產品設計的工程師都明白對于如今的設計,最大限度地降低功耗是必不可少的要求。但是,只有經驗豐富的工程師理解盡可能地延長系統的電池壽命的那些微妙但又重要的細節。本文中我們將重點放在這些經驗
  • 關鍵字: 功耗  CPLD  降低  設計  嵌入式  

如何控制IC的功耗

  • 如何控制IC的功耗,在許多設計中,功耗已經變成一項關鍵的參數。在高性能設計中,超過臨界點溫度而產生的過多功耗會削弱可靠性。在芯片上表現為電壓下降,由于片上邏輯不再是理想電壓條件下運行的那樣,功耗甚至會影響時序。為了處理功
  • 關鍵字: 功耗  IC  控制  如何  

基于HYM8563的80C51系列單片機低功耗系統設計

  • 基于HYM8563的80C51系列單片機低功耗系統設計,介紹一種利用I2C實時時鐘芯片HYM8563產生的多種中斷方式,喚醒進入掉電狀態的80C51系列單片機,由此技術構建的低功耗單片機系統。
      關鍵詞:單片機;低功耗;實時時鐘;設計Design of Low Consumption System of
  • 關鍵字: 功耗  系統  設計  單片機  系列  HYM8563  80C51  基于  

大規模RF集成可減少手機線路板面積和功耗

  • 如今的無線設備中,線路板上一半以上的元件都是模擬RF器件,因此要縮小線路板面積和功耗一個有效方法就是進行更大規模RF集成,并向系統級芯片方向發展。本文介紹RF集成發展現狀,并對其中一些問題提出應對方法和解決
  • 關鍵字: 線路板  面積  功耗  手機  減少  RF  集成  大規模  

低功耗低噪聲電源設計感想

  • 在做硬件系統設計時,需要選擇正確的電源供電芯片,無論是設計消費數碼電子還是無線傳感設備,需要權衡好產品的各個功能需求。在對噪聲抑制、耗電量、壓降、和電源電壓電流等指標做出評估和劃定優先級后,才可以進行電源
  • 關鍵字: 感想  設計  電源  噪聲  功耗  

僅需一只管腳的極低功耗電壓基準

  • 電源軌一般用于為微控制器的電壓基準源供電。在功率關鍵的電池供電應用中,即使持續數10s的毫安級電流也是被禁止的。這種情況下,需要增加一個用于控制基準電壓通斷的管腳。通過與電壓基準源并聯一個0.1mu;F電容,并
  • 關鍵字: 基準  電壓  功耗  只管  僅需  

RECOM R-78XX系列低功耗電源轉換器應用指南

  • 以前,低功率穩壓通常使用線性穩壓器,只要輸入和輸出電壓之間的壓差不是太大,他們相對低的效率還是可接受的。但是,如果輸入電壓不穩定,那么輸入電壓和輸出電壓差值可能會比較大,這會導致更大的內部損耗,更低的效率以及
  • 關鍵字: 轉換器  應用  指南  電源  功耗  R-78XX  系列  RECOM  

DSP電源系統的低功耗設計

  • 本文介紹了TI公司最新推出的適合DSP低功耗電源系統設計的開關電源芯片,并設計了基于該芯片的雙電源方案,滿足DSP系統要求的上電順序。
  • 關鍵字: 設計  功耗  系統  電源  DSP  

嵌入式零功耗系統設計研究

  • 嵌入式零功耗系統設計研究,嵌入式應用系統中,普遍存在功耗浪費現象。
    1 零功耗系統設計的基本概念

    1.1 系統中的理想功耗

    一個電子系統要運行就會有功耗。如果系統運行時沒有任何功耗浪費,那么它的功耗就是系統的理想功耗。

    在一個
  • 關鍵字: 研究  設計  系統  功耗  嵌入式  

FPGA低功耗設計注意事項

  • FPGA低功耗設計注意事項,FPGA的功耗高度依賴于用戶的設計,沒有哪種單一的方法能夠實現這種功耗的降低,如同其它多數事物一樣,降低功耗的設計就是一種協調和平衡藝術,在進行低功耗器件的設計時,人們必須仔細權衡性能、易用性、成本、密度
  • 關鍵字: 注意事項  設計  功耗  FPGA  

FPGA的低功耗設計分析

  • FPGA的低功耗設計分析,FPGA的功耗高度依賴于用戶的設計,沒有哪種單一的方法能夠實現這種功耗的降低,在進行低功耗器件的設計時,人們必須仔細權衡性能、易用性、成本、密度以及功率等諸多指標?! ”M管基于90nm工藝的FPGA的功耗已低于先
  • 關鍵字: 分析  設計  功耗  FPGA  

基于MC9S08Lx設計的超低功耗MCU開發技術

  • MC9S08Lx系列是集成了LCD驅動器的超低功耗MCU,同時增加了ADC的精度以用于醫療和儀表測控應用. MC9S08LH采用8位HCS08 CPU,有高達64KB的閃存,3.6V-2.1V電壓時CPU頻率高達40MHz,支持多達32個中斷源,帶電荷泵的多達8x36或
  • 關鍵字: MCU  開發技術  功耗  超低  MC9S08Lx  設計  基于  
共460條 18/31 |‹ « 16 17 18 19 20 21 22 23 24 25 » ›|

功耗介紹

定義   功率的損耗,指設備、器件等輸入功率和輸出功率的差額。功率的損耗。電路中通常指元、器件上耗散的熱能。有時也指整機或設備所需的電源功率。   功耗同樣是所有的電器設備都有的一個指標,指的是在單位時間中所消耗的能源的數量,單位為W。不過復印機和電燈不同,是不會始終在工作的,在不工作時則處于待機狀態,同樣也會消耗一定的能量(除非切斷電源才會不消耗能量)。因此復印機的功耗一般會有兩個,一個是 [ 查看詳細 ]

熱門主題

低功耗RS-485    樹莓派    linux   
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473