asic ip 文章 最新資訊
意法半導(dǎo)體與清華大學(xué)建立長期研發(fā)戰(zhàn)略合作伙伴關(guān)系
- 意法半導(dǎo)體與清華大學(xué)深圳研究生院達(dá)成建立長期研發(fā)戰(zhàn)略合作伙伴關(guān)系。從2002年建立ASIC專用集成電路合作研究中心開始,本戰(zhàn)略合作協(xié)議的簽訂代表雙方的合作關(guān)系已進(jìn)入第二階段。 意法半導(dǎo)體將在數(shù)字多媒體芯片和應(yīng)用軟件以及先進(jìn)模擬芯片和應(yīng)用軟件方面為清華大學(xué)提供工程項(xiàng)目、技術(shù)支持和先進(jìn)設(shè)計(jì)工具。根據(jù)本協(xié)議的規(guī)定,意法半導(dǎo)體還將向清華大學(xué)深圳研究生院提供5年的研發(fā)經(jīng)費(fèi),每年100萬人民幣,并負(fù)責(zé)每年研發(fā)項(xiàng)目全面評審。 清華大學(xué)深圳研究生院和清華大學(xué)電子工程系將為雙方的長期研發(fā)合作提供充足的人才資
- 關(guān)鍵字: ST ASIC
回看過去10年芯片仿真驗(yàn)證
- 全球IC設(shè)計(jì)與10年之前有很大差別,那時(shí)EVE公司剛開始設(shè)計(jì)它的第一個(gè)產(chǎn)品。在2000年時(shí)半導(dǎo)體業(yè)正狂熱的進(jìn)入一個(gè)新時(shí)代。 回看那時(shí),工藝技術(shù)是180納米及設(shè)計(jì)晶體管的平均數(shù)在2000萬個(gè)。一個(gè)ASIC平均100萬門,而大的設(shè)計(jì)到1000萬門及最大的設(shè)計(jì)在1億個(gè)門。僅只有很少部分設(shè)計(jì)從功能上采用嵌入式軟件。 驗(yàn)證占整個(gè)設(shè)計(jì)周期的70%時(shí)間及僅只有在大的CPU或圖像芯片設(shè)計(jì)中才采用仿真emulation。在2000年EVE的仿真系統(tǒng)能夠進(jìn)行60萬門的ASIC,幾乎己到極限。 到2010
- 關(guān)鍵字: 芯片設(shè)計(jì) ASIC 仿真驗(yàn)證
Innovision公司今年簽訂了第二個(gè)NFC合約
- Innovision Research & Technology plc 宣布,今年該公司已簽署了第二個(gè)關(guān)于GEMTM NFC知識產(chǎn)權(quán)的重要合同。該合同也是與一家較大的全球半導(dǎo)體公司簽訂的,涉及到移動手持機(jī)和包含無線通信的消費(fèi)者電子產(chǎn)品所使用到的芯片。 該合同特別重要,因?yàn)樗堑谝粋€(gè)讓最終客戶將能夠授權(quán)、提取IP然后利用自己的開發(fā)工程隊(duì)按照需求進(jìn)行產(chǎn)品定制的合同?;趯ξ磥韼啄赀M(jìn)一步的開發(fā)、許可和特權(quán)使用費(fèi)的預(yù)期,Innovision R&T本財(cái)政年度的許可和開發(fā)服務(wù)收入將超過兩
- 關(guān)鍵字: 半導(dǎo)體 IP
回看過去10年的芯片設(shè)計(jì)
- 全球IC設(shè)計(jì)與10年之前有很大差別,那時(shí)EVE公司剛開始設(shè)計(jì)它的第一個(gè)產(chǎn)品。在2000年時(shí)半導(dǎo)體業(yè)正狂熱的進(jìn)入一個(gè)新時(shí)代。 回看那時(shí),工藝技術(shù)是180納米及設(shè)計(jì)晶體管的平均數(shù)在2000萬個(gè)。一個(gè)ASIC平均100萬門,而大的設(shè)計(jì)到1000萬門及最大的設(shè)計(jì)在1億個(gè)門。僅只有很少部分設(shè)計(jì)從功能上采用嵌入式軟件。 驗(yàn)證占整個(gè)設(shè)計(jì)周期的70%時(shí)間及僅只有在大的CPU或圖像芯片設(shè)計(jì)中才采用仿真emulation。在2000年EVE的仿真系統(tǒng)能夠進(jìn)行60萬門的ASIC,幾乎己到極限。 到2010
- 關(guān)鍵字: IC設(shè)計(jì) ASIC 晶體
對勾形復(fù)蘇 新需求引領(lǐng)半導(dǎo)體業(yè)革新
- 今年4月的Globalpress電子峰會如期在美國舊金山舉行,30多家公司的密集講演折射出半導(dǎo)體業(yè)的回暖態(tài)勢,而從與會公司的發(fā)展策略和分享的熱點(diǎn)技術(shù)中,或可一窺半導(dǎo)體業(yè)下一波的發(fā)展方向。本報(bào)記者特就其中的熱點(diǎn)技術(shù)進(jìn)行探討,并就幾家公司的發(fā)展策略進(jìn)行介紹,以饗讀者。 ASIC與FPGA發(fā)力低功耗 年參加Globalpress電子峰會的企業(yè)代表中,與FPGA相關(guān)的公司數(shù)量眾多,包括Altera、Lattice(萊迪思)、QuickLogic等。而與其呈此消彼長之勢的ASIC陣營也不甘示弱,Op
- 關(guān)鍵字: ASIC FPGA
KILOPASS推出適用于尖端SOC芯片的嵌入式邏輯非易失性內(nèi)存IP
- 業(yè)界領(lǐng)先的半導(dǎo)體邏輯非易失性內(nèi)存(NVM)知識產(chǎn)權(quán)模塊(IP)的供應(yīng)商,Kilopass 科技公司,今天發(fā)布了業(yè)界第一也是迄今唯一一個(gè)4兆比特的非易失性內(nèi)存半導(dǎo)體IP--Gusto。Gusto是唯一足以儲存?zhèn)鹘y(tǒng)上被存儲在外部串行閃存和EEPROM芯片上的固件及啟動代碼的NVM IP。對于一些對成本、功耗和面積因素比較敏感的應(yīng)用,包括移動應(yīng)用處理器和多媒體處理器,以及高安全性應(yīng)用如移動銀行和有條件接收,它都是理想的選擇。Kilopass已經(jīng)在三個(gè)頂級代工廠——IBM,TSMC和U
- 關(guān)鍵字: KILOPASS NVM IP
i-IP(唐芯微電子)將推出Altera SIV ASIC/SOC驗(yàn)證平臺
- I-IP(唐芯微電子)此前推出的Xilinx雙V5 ASIC/SOC原型驗(yàn)證平臺,經(jīng)過不斷的市場滲透,滿足了一部分需要超大規(guī)模存儲空間、超高性能科學(xué)計(jì)算能力的客戶需求,隨著對客戶的深入了解,針對客戶對單芯片大容量ASIC/SOC 原型驗(yàn)證板產(chǎn)品的需求,公司著手組織研發(fā)資源,利用 ALTERA 最新工藝、主頻更快、功耗更低的高性能FPGA 器件,將全力推出 Altera Stratix IV 360 530 820 可堆疊 ASIC/SOC 原型驗(yàn)證平臺(MB3100-A3/5/8)。配合尖端的 DDR
- 關(guān)鍵字: 唐芯微電子 ASIC SOC 驗(yàn)證平臺
可獲得IP/十進(jìn)位輸出的對數(shù)轉(zhuǎn)換電路
- 電路的功能為了把大范圍的信號電平壓縮顯示,可使用對數(shù)電路,通常稱對數(shù)放大器,在電氣電路中多使用以10為底的常用對數(shù),本電路是1V/十進(jìn)位、即10倍的變化引起1V變化輸出的電路。對數(shù)作為除法、乘法等運(yùn)算電路的基本
- 關(guān)鍵字: IP 對數(shù) 轉(zhuǎn)換電路
新思科技與中芯國際推出DesignWare USB 2.0 nanoPHY
- 全球半導(dǎo)體設(shè)計(jì)制造軟件和知識產(chǎn)權(quán)領(lǐng)先企業(yè)新思科技有限公司和全球領(lǐng)先的半導(dǎo)體制造商中芯國際集成電路有限公司今天宣布開始提供用于中芯國際65納米(nanometer)低漏電(Low Leakage)工藝技術(shù)的新思科技經(jīng)硅驗(yàn)證的和獲得USB標(biāo)志認(rèn)證的DesignWare® USB 2.0 nanoPHY知識產(chǎn)權(quán)(IP)。作為一家提供包括控制器、PHY和驗(yàn)證IP等USB2.0接口完整IP解決方案的領(lǐng)先供應(yīng)商,新思科技繼續(xù)致力于通過提供高品質(zhì)IP助力設(shè)計(jì)人員降低集成風(fēng)險(xiǎn),這些IP具備了驗(yàn)證過的互操作性,
- 關(guān)鍵字: Synopsys IP 65納米 DesignWare
每分鐘美化3600幅畫面的大師
- 在人手一支照相手機(jī)、數(shù)碼相機(jī)或者DV的年代,每個(gè)人都可以都在隨時(shí)隨地捕捉和制作畫面。在HDTV日漸盛行的年代,我們希望自己看到的每一幅畫面都絢麗多姿。不過,并非每個(gè)人都是攝影大師,我們許多人弄出來的畫面并不那么漂亮。過去,攝影大師都要借助于暗房技術(shù)來制作出精美的照片。如今,高水平的攝影愛好者都懂得使用Photoshop這類軟件來美化照片?,F(xiàn)在的問題是,如果要對HDTV電視畫面進(jìn)行美化,有多少Photoshop大師也不夠用啊! 有一位大師,他不僅懂得怎樣讓一幅畫面變得更美,而且發(fā)明了一種可以植入芯
- 關(guān)鍵字: DarbeeVision FPGA IP GPU
Tensilica將于5月26日在滬舉辦首屆中國區(qū)技術(shù)研討會
- 業(yè)界領(lǐng)先的可配置處理器IP供應(yīng)商Tensilica將于5月26日在上海舉辦其在中國地區(qū)的首次技術(shù)研討會。屆時(shí)Tensilica 公司創(chuàng)始人及CTO ,在美國硅谷享有聲譽(yù)的Chris Rowen博士,移動多媒體方案市場總監(jiān)Larry Przywara將與大家探討Tensilica公司的ATLAS LTE架構(gòu)以及在SOC設(shè)計(jì)中增加音頻處理時(shí)需要考慮的最重要的事項(xiàng)。 Dr. Chris Rowen Larry Przywara 高清視頻、高清音頻、LTE等一系列不斷涌現(xiàn)的新需求迫使
- 關(guān)鍵字: Tensilica IP SoC
基于TCP/IP的浮標(biāo)網(wǎng)絡(luò)通信系統(tǒng)設(shè)計(jì)
- 引言水聲信道匹配基礎(chǔ)研究是建立在水聲學(xué)、海洋物理聲學(xué)以及現(xiàn)代信號處理技術(shù)基礎(chǔ)上的新興研究領(lǐng)域...
- 關(guān)鍵字: TCP/IP
根據(jù)TCP/IP的浮標(biāo)網(wǎng)絡(luò)通信系統(tǒng)設(shè)計(jì)策略
- 水聲信道匹配基礎(chǔ)研究是建立在水聲學(xué)、海洋物理聲學(xué)以及現(xiàn)代信號處理技術(shù)基礎(chǔ)上的新興研究領(lǐng)域。為滿足研究需要而構(gòu)建的局部海域水聲信道測量平臺(圖 1),能夠?qū)崿F(xiàn)環(huán)境信息和信道參量的系統(tǒng)采集和實(shí)時(shí)傳遞,對
- 關(guān)鍵字: 設(shè)計(jì) 策略 系統(tǒng) 網(wǎng)絡(luò)通信 TCP/IP 浮標(biāo) 根據(jù)
asic ip介紹
您好,目前還沒有人創(chuàng)建詞條asic ip!
歡迎您創(chuàng)建該詞條,闡述對asic ip的理解,并與今后在此搜索asic ip的朋友們分享。 創(chuàng)建詞條
歡迎您創(chuàng)建該詞條,闡述對asic ip的理解,并與今后在此搜索asic ip的朋友們分享。 創(chuàng)建詞條
關(guān)于我們 -
廣告服務(wù) -
企業(yè)會員服務(wù) -
網(wǎng)站地圖 -
聯(lián)系我們 -
征稿 -
友情鏈接 -
手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
京ICP備12027778號-2 北京市公安局備案:1101082052 京公網(wǎng)安備11010802012473
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司




