久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> cpld/fpga

cpld/fpga 文章 最新資訊

FPGA新應用豐富 重在營造生態環境

  •   FPGA以后的機遇會在哪里呢?對我們來說,一個很大的機會就是三重播放,也就是把視頻、音頻和數據一起提供給用戶的應用。未來機遇在三重播放  這個三重播放要能夠實現,需要三方面的技術:一是數字信號處理;二是包處理,也就是對數據進行傳輸;三是高速運算,是對數據進行分析。在這個應用中,FPGA扮演一個非常重要的角色,我們最新的Virtex-5器件實際上在這三個技術上都做了非常多的專門設計,擁有非常強大的DSP處理功能、很強大的互聯功能及非常強大的運算功能。  我再做些補充:一是目前基于處理器的數字信號處理器有
  • 關鍵字: 通訊  無線  網絡  FPGA  無線  通信  

Xilinx推出符合汽車應用標準的低成本FPGA

  •   2008年1月15日,中國北京- 在剛剛結束的國際消費電子展(CES)上,全球領先的可編程邏輯器件供應商賽靈思公司(Xilinx, Inc. (NASDAQ: XLNX))宣布推出Xilinx® Automotive (XA) Spartan™-3A 和 Spartan-3A DSP FPGA,進一步擴展了其符合汽車應用標準的低成本器件產品線。這些新推出的器件為
  • 關鍵字: Xilinx  低成本  FPGA  汽車電子  汽車電子  

Xilinx推出符合汽車應用標準的低成本XA Spartan-3A和Spartan-3A DSP FPGA

  •   在剛剛結束的國際消費電子展(CES)上,賽靈思推出Xilinx Automotive (XA) Spartan-3A 和 Spartan-3A DSP FPGA,進一步擴展了其符合汽車應用標準的低成本器件產品線。這些新推出的器件為信息娛樂、混合顯示系統以及汽車輔助駕駛系統的開發帶來了大I/O邏輯比和大帶寬數字信號處理(DSP)領域優化解決方案,以及相應的低功耗和高級設計安全性等優點。   XA Spartan-3A FPGA提供了最高的I/O邏輯單元比,以及廣泛的連接功能支持,對于I/O密集的顯示和
  • 關鍵字: 賽靈思  DSP  FPGA  MCU和嵌入式微處理器  汽車電子控制裝置  

FPGA器件選型研究

  •          1 引 言        現場可編程門陣列FPGA有集成度高、體積小、靈活可重配置、實驗風險小等優點,在復雜數字系統中得到了越來越廣泛的應用。        隨著FPGA技術的成熟和不斷飛速發展,數字電路的設計只需一片FPGA器件、一些存儲設備和一些
  • 關鍵字: FPGA  選型  模擬技術  電源技術  模擬IC  電源  

CPLD開發板和FPGA開發板的區別

  • ?????市面上尤其是學校里面可以看到Xilinx公司或者Altera公司各種不同的開發板,其實只有兩個大類,CPLD開發板和FPGA開發板。盡管FPGA和CPLD都是可編程ASIC器件,有很多共同特點,但由于CPLD和FPGA結構上的差異,具有各自的特點:? ?????①?CPLD更適合完成各種組合邏輯,FP?GA更適合于完成時序邏輯。換句話說,FPGA更適合于觸發器豐富的結
  • 關鍵字: CPLD  FPGA  開發板  嵌入式系統  單片機  嵌入式  

CPLD通用寫入器設計與開發

  • 在本文中,我們將通過對CPLD的發展、結構、應用和設計等方面的認知,了解CPLD的基本原理,并設計出CPLD脫機編程寫入器的電路圖。
  • 關鍵字: CPLD  寫入器    

實現電源排序的簡單電路

  •   asic、fpga和dsp可能需要多個電源電壓,而這些電源電壓的啟動順序有種種限制。通常電壓值最高的i/o電壓常常必須首先啟動,然后其他電壓按照從高到低的順序逐一啟動,最后啟動的是芯核電壓。這種情況可能還要求一個電源線的電壓不能比另一電源線的電壓大一個二極管壓降以上;否則過大的電流可從i/o電壓通過ic回流到較低的電壓,有可能損壞昂貴的ic。你控制這一順序的常用方法是,在排序的相鄰電壓線之間連接外部二極管,以便把一個較高的電壓嵌位到一個較低電壓的一個二極管壓降以內,從而防止ic中可能出現的閂鎖現象。二
  • 關鍵字: asic  fpga  dsp  電源  

基于FPGA的SOC系統中的串口設計

  •   1 概述   在基于FPGA的SOC設計中,常使用串口作為通信接口,但直接用FPGA進行串口通信數據的處理是比較繁雜的,特別是直接使用FPGA進行串口通信的協議的解釋和數據打包等處理,將會消耗大量的FPGA硬件資源。   為簡化設計,降低硬件資源開銷,可以在FPGA中利用IP核實現的嵌入式微處理器來對串口數據進行處理。   本文中的設計采用了XILINX的FPGA,可選用的嵌入式微處理器IP核種類繁多,但基于對硬件資源開銷最少的考慮,最終選用了Picoblaze。   嵌入式微處理器PicoB
  • 關鍵字: FPGA  SOC  串口  MCU和嵌入式微處理器  

SEP3203處理器與FPGA數據通信接口設計

  • 采樣數據經過FPGA的算法處理后,SEP3203處理器通過DMA方式將運算結果存儲到片外SDRAM,SEP3203與FPGA的數據通信遵循SRAM時序。通過兩組FIFO存儲A/D數據,系統實現了信號的不間斷采集和信號處理的流水線操作。
  • 關鍵字: 3203  FPGA  SEP  處理器    

前沿技術提高圖像處理實例分析

  •   intevac是商用和軍用市場光學產品的前沿開發商。本文介紹該公司nightvista嵌入式電子系統的開發,該產品是高性能超低亮度緊湊型攝像機。該攝像機最初采用了流行的數字信號處理器、幾個assp和外部存儲器件。系統對性能的需求越來越高,工程師團隊決定試驗一種替代方案——在可編程邏輯中實現可配置軟核處理器。這一決定帶來了以下好處:   達到了目標所要求的性能:   1.在單個FPGA中集成了分立的元件和數字信號處理(dsp)功能   2.功耗降低了近80%   3.將五塊元件板縮減到一塊,顯著
  • 關鍵字: intevac  FPGA  圖像處理  音視頻技術  

一種基于FPGA的新型誤碼測試儀的設計與實現

  •   引言   誤碼儀是評估信道性能的基本測量儀器。本文介紹的誤碼儀結合FPGA 的特點,采用全新的積分式鑒相結構,提出了一種新的誤碼測試方法,經多次測試驗證,方案可行,設計的系統穩定。本文設計的誤碼儀由兩部分組成:發信機和接收機。   1 發信機   發信機的主要功能是產生具有隨機特性的偽隨機m 序列,通過FPGA 由VHDL 編程實現。偽隨機序列產生原理如下:      圖1 偽隨機序列產生原理圖   其中,ak-i是各移位寄存器的狀態,Ci對應各寄存器的反饋系數,為1表示參與反饋
  • 關鍵字: FPGA  測試儀  VHDL  MCU和嵌入式微處理器  

ARM、DSP、FPGA的技術特點和區別是什么

  • 電子產品世界,為電子工程師提供全面的電子產品信息和行業解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網絡家園
  • 關鍵字: DSP  ASIC  單片機  FPGA  測試  ARM  計算機  Cell  
共7078條 437/472 |‹ « 435 436 437 438 439 440 441 442 443 444 » ›|

cpld/fpga介紹

您好,目前還沒有人創建詞條cpld/fpga!
歡迎您創建該詞條,闡述對cpld/fpga的理解,并與今后在此搜索cpld/fpga的朋友們分享。    創建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473