久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga+dsp

fpga+dsp 文章 最新資訊

基于FPGA的DDS設計及實現

  • 針對DDS頻率轉換時間短,分辨率高等優點,提出了基于FPGA芯片設計DDS系統的方案。該方案利用A1tera公司的QuartusⅡ開發軟件,完成DDS核心部分即相位累加器和ROM查找表的設計,可得到相位連續、頻率可變的信號,并通過單片機配置FPGA的E2PROM完成對DDS硬件的下載,最后完成每個模塊與系統的時序仿真。經過電路設計和模塊仿真,驗證了設計的正確性。由于FPGA的可編程性,使得修改和優化DDS的功能非??旖荨?br />
  • 關鍵字: FPGA  DDS    

基于電源監控芯片TPS3307的DSP圖像處理系統設計

  •  電源在所設計系統的設備中可以說是最簡單的器件,但卻必須放在整機設計的最后考慮。為了保證整機的可靠運轉,對供電系統的要求越來越高?! ≡诟咚匐娐钒逯校缫曨l處理卡,由于電路的高頻特性,開關的電磁輻射
  • 關鍵字: 圖像  處理  理系  設計  DSP  TPS3307  電源  監控  芯片  基于  

低功耗DSP市場升級在即,ADI TI相繼發力

  •   對于任何半導體廠商來講,低功耗永遠是其追求的目標,DSP廠商也是如此。ADI及TI兩大DSP主要供貨商日前先后推出了其最新的低功耗DSP處理器,瞄準滿足移動、工業等對于功耗及價格敏感的應用。   ADI公司處理器及DSP技術部市場總監Colin Duggan表示,ADI BF592目標市場主要包括,條碼掃描儀、智能計算、音頻處理、手持式設備、自動外部除顫器及駕駛員輔助系統等,而尤其適用于目前的智能儀表中。   “由于不同國家有不同的要求,且軟件無線電標準正在制定之中,因此需要具備足夠的
  • 關鍵字: ADI  DSP  

Actel FPGA現可配合加密內核對抗DPA攻擊

  •   愛特公司(Actel CorporaTIon) 宣布其多種FPGA產品現可搭配使用加密內核,對抗差分功率分析(differential Power analysis, DPA)攻擊。采用SmartFusion、Fusion、ProASIC3和 IGLOO的設計人員現可通過使用IP Cores公司(IP Cores, Inc.)的AES、GCM或ECC IP內核,保護其密鑰不受DPA攻擊。IP Cores是專業提供主要用于安全和加密領域的半導體用IP內核的供應商,而這些內核則是首次商業化地用于FPGA的
  • 關鍵字: Actel  FPGA  

ADI公司以超低成本、800 MMAC DSP擴展Blackfin系列

  •   ADI),全球領先的高性能信號處理解決方案供應商,最近推出800MMAC/400MHz性能的Blackfin ADSP-BF592,萬片訂量售價僅3美元/片。Blackfin BF592的活動功耗低至88 mW,采用小型9 mm x 9 mm 64引腳LFCSP封裝,該產品的問世使得許多具有功耗限制的小尺寸應用也能集成高性能DSP(數字信號處理器),充分滿足工業、醫療、視頻、音頻和通用市場的需求。   ADI公司DSP處理器核心技術部門業務開發經理Richard Murphy表示:“低成
  • 關鍵字: ADI  Blackfin  DSP  

基于DSP的機器人視覺伺服系統

  • 電子產品世界,為電子工程師提供全面的電子產品信息和行業解決方案,是電子工程師的技術中心和交流中心,是電子產品的市場中心,EEPW 20年的品牌歷史,是電子工程師的網絡家園
  • 關鍵字: DSP  機器人  伺服系統  機器視覺  TMS320C6201  圖像處理  

球形檢測器在空分復用MIMO通信系統中的應用及FPGA實現

  •  空分復用 (SDM) MIMO 處理可顯著提高頻譜效率,進而大幅增加無線通信系統的容量??辗謴陀?MIMO 通信系統作為一種能夠大幅提升無線系統容量和連接可靠性的手段,近來吸引了人們的廣泛關注?! IMO 無線系統最
  • 關鍵字: 系統  應用  FPGA  實現  通信  MIMO  檢測  空分  復用  球形  

基于Java的FPGA可編程嵌入式系統

  • 基于Java的FPGA可編程嵌入式系統,  傳統的嵌入式產品只能實現某種特定的功能,不能滿足用戶可變的豐富多彩的應用需求。為解決這個問題,本文設計并實現了一種使用Java作為軟件平臺的基于FPGA的可編程嵌入式系統,以實現系統對多種本地應用和網絡的
  • 關鍵字: 嵌入式  系統  可編程  FPGA  Java  基于  

FPGA/CPLD狀態機的穩定性設計

  • FPGA/CPLD狀態機的穩定性設計,  隨著大規模和超大規模FPGA/CPLD器件的誕生和發展,以HDL(硬件描述語言)為工具、FPGA/CPLD器件為載體的EDA技術的應用越來越廣泛.從小型電子系統到大規模SOC(Systemonachip)設計,已經無處不在.在FPGA/CPLD設計中,狀
  • 關鍵字: 設計  穩定性  狀態  FPGA/CPLD  

FPGA全局時鐘資源相關原語及使用

  • FPGA全局時鐘資源相關原語及使用, FPGA全局時鐘資源一般使用全銅層工藝實現,并設計了專用時鐘緩沖與驅動結構,從而使全局時鐘到達芯片內部的所有可配置單元(CLB)、I/O單元(IOB)和選擇性塊RAM(Block Select RAM)的時延和抖動都為最小。為了適應復雜
  • 關鍵字: 相關  使用  資源  時鐘  全局  FPGA  

一種基于PXI的高速數字化儀模塊的設計應用

  • PXI總線是NI公司在計算機外設總線PCI的基礎上實現的新一代儀器總線,已經成為業界開放式總線的標準,基于PX...
  • 關鍵字: PXI  LVDS  數字化儀模塊  FPGA  

MathWorks發布在 MATLAB 和 Simulink中提供高級信號處理的新工具

  •   MathWorks面向使用MATLAB和Simulink設計高級信號處理和通信系統發布了重要的新功能。憑借常規的射頻子系統建模、高級電路包絡和諧波平衡分析方法,新的 SimRF 產品使系統架構師可以使用 Simulink 來設計和驗證完整的無線通信系統。對Simulink HDL Coder 進行的一些重要更新,為自動 HDL 代碼生成添加了關鍵路徑分析和面積-速度優化功能,以及輔助實現 FPGA 全新的 Workflow Advisor。Communications Blockset、Signal
  • 關鍵字: Simulink  高級信號處理  FPGA  
共9970條 436/665 |‹ « 434 435 436 437 438 439 440 441 442 443 » ›|
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473