久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> fpga+dsp

fpga+dsp 文章 最新資訊

無人值守地面傳感器系統設計

  • 1 設計任務及采用的器件
    1.1 設計任務
    (1)設計出小型化的地面傳感器系統,可在一定范圍內識別人員、輪式和履帶車輛目標,并發送識別結果到接收顯示子系統。探測范圍200-400米。
    (2)技術參數:額定輸入
  • 關鍵字: 系統  設計  傳感器  地面  值守  無人  DSP  

基于FPGA的軟件無線電平臺設計 

  • 軟件無線電的出現,是無線電通信從模擬到數字、從固定到移動后,由硬件到軟件的第三次變革。簡單地說,軟件無...
  • 關鍵字: FPGA  軟件無線電平臺  

基于DSP的實時圖像處理系統

  • 基于DSP的實時圖像處理系統,引言 本文設計了基于TMS320C6000系列DSP的MPEG-4編碼器。將攝像頭獲取的圖像以MPEG-4標準進行實時壓縮并通過VGA實時顯示,同時把壓縮好的數據通過PCI總線傳輸給ARM控制器,經由ARM根據實際的需要進行視頻數據的網
  • 關鍵字: 處理  理系  圖像  實時  DSP  基于  DSP  

基于FPGA的QPSK及OQPSK信號調制解調電路

  • 0引言調制識別技術在軍事、民用領域都有十分廣泛的應用價值,近年來一直受到人們的關注。隨著更多...
  • 關鍵字: FPGA  QPSK  OQPSK  調制  解調  

以FPGA為橋梁的FIFO設計方案及其應用

  • 引言在利用DSP實現視頻實時跟蹤時,需要進行大量高速的圖像采集。而DSP本身自帶的FIFO并不足以支持...
  • 關鍵字: FPGA  FIFO  SDRAM  DSP  

基于CPLD/FPGA的多功能分頻器的設計與實現

  • 引言 分頻器在CPLD/FPGA設計中使用頻率比較高,盡管目前大部分設計中采用芯片廠家集成的鎖相環資源 ,但是對于要求奇數倍分頻(如3、5等)、小數倍(如2.5、3.5等)分頻、占空比50%的應用場合卻往往不能滿足要求。
  • 關鍵字: CPLD  FPGA  多功能  分頻器    

基于DSP TMS320LF2407的PWM整流技術研究

  • 引 言 整流器作為一種AC/DC變換裝置,其發展經歷了由不可控整流器(二極管整流)、相控整流器(晶閘管整流)到PWM整流器(門極可關斷功率開關管)的發展歷程。晶閘管相控整流和二極管不可控整流對電網諧波污染嚴重,且
  • 關鍵字: 技術  研究  整流  PWM  DSP  TMS320LF2407  基于  DSP  

基于DSP和FPGA的調幅廣播信號監測系統

  • 基于DSP和FPGA的調幅廣播信號監測系統, 引言  隨著通信與廣播電視業務的發展,無線電頻譜迅速、大量的被占用,頻道擁擠和相互間干擾日趨嚴重,為了能有效地利用無線電頻譜,減少相互間的干擾,信號監測業務隨之成為必要。調幅廣播信號監測系統是用于實
  • 關鍵字: 信號  監測  系統  廣播  調幅  DSP  FPGA  基于  DSP  FPGA  

基于數字化控制的開關電源的研究

  • 0 引言
    開關電源被譽為高效節能型電源。傳統的開關電源采用模擬控制技術,使用比較器、誤差放大器和模擬調變器等元器件來調整電源輸出電壓。模擬控制方法只適用于頻率高、電力小、功能少的開關電源,且存在控制
  • 關鍵字: 研究  開關電源  控制  數字化  基于  電源  DSP  

Altera 推出業界首款串行 RapidIO 2.1 IP 解決方案

  •   Altera 公司 (NASDAQ: ALTR) 今天宣布推出業界首款支持 RapidIO® 2.1 規范的知識產權 (IP) 內核。Altera 的串行 RapidIO IP 內核可支持多達四條通道,每條通道速率為 5.0 GBaud,從而滿足了無線市場日益增長的帶寬和可靠性需求。該 IP 內核專門針對擁有多個嵌入式收發器的 Stratix® IV FPGA 而優化,并得到了Quartus® II 軟件 v9.1 的支持。   RapidIO 2.1 規范在許多應用中均可實
  • 關鍵字: Altera  RapidIO  FPGA  Quartus  

擴大嵌入式領域勢力范圍 FPGA廠商積極備戰

  •   隨著經濟情勢與市場環境的改變,歷經長足發展的可編程邏輯組件(PLD)正憑借著成熟的技術將觸角深入量產型的消費及嵌入式市場,并以更加經濟的開發成本持續搶占傳統ASIC/ASSP市場.   "ASIC/ASSP的商業模式愈來愈難以為繼,"愛特(Actel)公司應用工程師陳冠志指出.巨額的芯片制造成本是首先面臨的關卡."300mm晶圓廠的成本以驚人的速度增長,在45nm節點約需30億美元;而到了32nm節點,估計會達到100億美元."另一方面,全球市場的動蕩情況,也
  • 關鍵字: Altera  FPGA  40nm  

Xilinx推出EasyPath-6 FPGA

  •   全球可編程邏輯解決方案領導廠商賽靈思公司 (Xilinx, Inc. )日前宣布隆重推出EasyPath?-6 FPGA,該產品為高性能 FPGA 進入量產器件提供了六周內即可實現的總成本最低、風險最小的的解決方案, 在所有FPGA降低成本解決方案中轉入量產時間最快。新款 EasyPath FPGA 無最低訂購量限制,讓客戶可根據最終市場需求下訂單,且成本較購買等量的 FPGA 低 35%。   此外,雖然大多數成本降低的方案會讓設計選項受到限制,迫使客戶接受未經優化的部件或封裝, 然而
  • 關鍵字: Xilinx  FPGA  EasyPath  
共9970條 490/665 |‹ « 488 489 490 491 492 493 494 495 496 497 » ›|
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473