久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機(jī)   下載  拆解   高校  招聘   雜志  會(huì)展  EETV  百科   問答  電路圖  工程師手冊(cè)   Datasheet  100例   活動(dòng)中心  E周刊閱讀   樣片申請(qǐng)
EEPW首頁 >> 主題列表 >> fpga+dsp

fpga+dsp 文章 最新資訊

基于FPGA的VGA時(shí)序彩條信號(hào)實(shí)現(xiàn)

  • 0 引 言
    利用現(xiàn)場可編程邏輯器件產(chǎn)生VGA時(shí)序信號(hào)和彩條圖像信號(hào),并將其作為信號(hào)源,應(yīng)用于電視機(jī)或計(jì)算機(jī)等彩色顯示器的電路開發(fā),方便彩色顯示器驅(qū)動(dòng)控制電路的調(diào)試。計(jì)算機(jī)顯示器的顯示有許多標(biāo)準(zhǔn),常見的有
  • 關(guān)鍵字: FPGA  VGA  時(shí)序  信號(hào)    

基于FPGA的高速A/D轉(zhuǎn)換芯片ADC08D1000應(yīng)用

  • 0 引 言
    美國國家半導(dǎo)體公司的超高速ADC-ADC08D1000是一款高性能的模/數(shù)轉(zhuǎn)換芯片。它具有雙通道結(jié)構(gòu),每個(gè)通道的最大采樣率可達(dá)到1.6 GHz,并能達(dá)到8位的分辨率;采用雙通道“互插”模式時(shí),采樣速率可達(dá)2 GS
  • 關(guān)鍵字: ADC08D1000  應(yīng)用  芯片  轉(zhuǎn)換  FPGA  高速  基于  

基于DSP和CAN總線的數(shù)據(jù)采集與處理系統(tǒng)

  • 在電力系統(tǒng)中高效、快速、準(zhǔn)確采集電壓、電流是一個(gè)非常關(guān)鍵的問題,針對(duì)這個(gè)問題!給出了一種使用內(nèi)嵌控制器的數(shù)字信號(hào)處理器TMS320LF2407A與A/D轉(zhuǎn)換芯片ADS7864構(gòu)成的數(shù)據(jù)采集系統(tǒng)方案。該方案硬件系統(tǒng)結(jié)構(gòu)簡單,性能可靠。詳細(xì)敘述了系統(tǒng)的結(jié)構(gòu)和軟硬件設(shè)計(jì),并且給出采用DE9總線技術(shù)與上位機(jī)通信的方案。
  • 關(guān)鍵字: DSP  CAN  總線  數(shù)據(jù)采集    

基于CAN總線和DSP的雙層數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)

  • 介紹了CAN總線在航天領(lǐng)域的應(yīng)用狀況,在對(duì)CAN總線技術(shù)和DSP芯片功能研究的基礎(chǔ)上,設(shè)計(jì)了基于CAN總線和DSP的雙層數(shù)據(jù)采集系統(tǒng),本數(shù)據(jù)采集系統(tǒng)對(duì)于CAN總線技術(shù)在航天領(lǐng)域的廣泛應(yīng)用提供參考
  • 關(guān)鍵字: CAN  DSP  總線  雙層    

基于DSP的PCI驅(qū)動(dòng)程序開發(fā)

  • 0 引 言
    計(jì)算機(jī)系統(tǒng)總是通過總線(Bus)實(shí)現(xiàn)相互間信息或數(shù)據(jù)交換的。這些定向的信息流和數(shù)據(jù)流在總線中流動(dòng),就形成計(jì)算機(jī)系統(tǒng)的各種操作,它能實(shí)現(xiàn)各種不同部件和設(shè)備之間的互連。
    PCI總線廣泛使用在計(jì)算機(jī)
  • 關(guān)鍵字: DSP  PCI  驅(qū)動(dòng)  程序開發(fā)    

基于DSP內(nèi)嵌PCI總線的衛(wèi)星信號(hào)仿真器設(shè)計(jì)

  • 0 引 言
    衛(wèi)星信號(hào)仿真器在衛(wèi)星導(dǎo)航的研究開發(fā)中占有重要地位,特別是多模接收機(jī)和高動(dòng)態(tài)接收機(jī)的研發(fā)。多模衛(wèi)星仿真器中涉及到大量的數(shù)據(jù)傳輸,為了保證PC機(jī)和DSP之間數(shù)據(jù)傳輸?shù)膶?shí)時(shí)性和準(zhǔn)確性,選擇基于PCI總線
  • 關(guān)鍵字: DSP  PCI  內(nèi)嵌  仿真器    

基于FPGA的64點(diǎn)FFT處理器設(shè)計(jì)

  • 0 引 言
    DFT作為DSP領(lǐng)域中時(shí)域和頻域轉(zhuǎn)換的基本運(yùn)算,存在運(yùn)算量太大的缺點(diǎn),導(dǎo)致其應(yīng)用受到局限。 DFT快速算法FFT的提出,簡化了DFT的運(yùn)算過程,使其在實(shí)時(shí)信號(hào)處理領(lǐng)域中得到廣泛應(yīng)用。FFT實(shí)現(xiàn)的方法包括軟件
  • 關(guān)鍵字: FPGA  FFT  處理器    

一種通用SPI總線接口的FPGA設(shè)計(jì)與實(shí)現(xiàn)

  • 一、引言
    SPI串行通信接口是一種常用的標(biāo)準(zhǔn)接口,由于其使用簡單方便且節(jié)省系統(tǒng)資源,很多芯片都支持該接口,應(yīng)用相當(dāng)廣泛。SPI接口的擴(kuò)展有硬件和軟件兩種方法, 軟件模擬 SPI接口方法雖然簡單方便, 但是速度受到限
  • 關(guān)鍵字: FPGA  SPI  總線接口    

一種高檔FPGA可重構(gòu)配置方法

  • 基于軟件無線電的某機(jī)載多模式導(dǎo)航接收機(jī)能較好地解決導(dǎo)航體制不兼容對(duì)飛行保障區(qū)域的限制,但由于各體制信號(hào)差異較大,各自實(shí)現(xiàn)其硬件將相當(dāng)龐大,若對(duì)本系統(tǒng)中數(shù)字信號(hào)處理的核心 FPGA芯片使用可重構(gòu)的配置方法,將
  • 關(guān)鍵字: FPGA  可重構(gòu)  配置方法    

基于DSP的兩相無刷直流電機(jī)轉(zhuǎn)速控制系統(tǒng)

  • 0 引 言
    稀土永磁無刷直流電機(jī)采用高性能的稀土永磁材料和非接觸換相技術(shù),體積小,效率高,無電火花,工作可靠,同時(shí)又具有類似普通直流電動(dòng)機(jī)的調(diào)速性能,廣泛應(yīng)用于航空航天、精密儀器和工業(yè)控制自動(dòng)化等領(lǐng)域
  • 關(guān)鍵字: 轉(zhuǎn)速  控制系統(tǒng)  電機(jī)  直流  DSP  BLDC  

基于DSP的數(shù)碼望遠(yuǎn)相機(jī)的研究與設(shè)計(jì)

  • 基于DSP的數(shù)碼望遠(yuǎn)相機(jī)的研究與設(shè)計(jì), 近年來,隨著半導(dǎo)體制造技術(shù)的發(fā)展和計(jì)算機(jī)體系結(jié)構(gòu)等方面的改進(jìn),數(shù)字信號(hào)處理技術(shù)得到了迅速的發(fā)展和運(yùn)用,DSP芯片的功能越來越強(qiáng)大,數(shù)字信號(hào)處理已成為信號(hào)處理技術(shù)的主流。結(jié)合光學(xué)儀器向光、機(jī)、電、算一體
  • 關(guān)鍵字: 德州儀器  研究  設(shè)計(jì)  相機(jī)  望遠(yuǎn)  DSP  數(shù)碼  基于  

基于FPGA的等位移多點(diǎn)采樣硬幣識(shí)別研究

  • 0 引 言
    硬幣的識(shí)別分為兩個(gè)方面:對(duì)于硬幣幣值的準(zhǔn)確檢測;對(duì)于真幣、偽幣的準(zhǔn)確鑒別。由于硬幣的復(fù)雜性,長期以來,對(duì)于硬幣的準(zhǔn)確識(shí)別都難以很好的解決。目前,無論是國外還是國內(nèi),通常的解決方法都是基于單
  • 關(guān)鍵字: FPGA  位移  多點(diǎn)  采樣    

基于FPGA的多路模擬信號(hào)源設(shè)計(jì)與實(shí)現(xiàn)

  • 0引言隨著遙測系統(tǒng)的不斷發(fā)展,系統(tǒng)復(fù)雜程度也隨之提高,因此在終端設(shè)計(jì)中,對(duì)信號(hào)源的頻率穩(wěn)定度、幅...
  • 關(guān)鍵字: 遙測系統(tǒng)  FPGA  模擬信號(hào)源  設(shè)計(jì)  

用FPGA技術(shù)實(shí)現(xiàn)模擬雷達(dá)信號(hào)

  • 前言FPGA(現(xiàn)場可編程門陣列)是由掩膜可編程門陣列和PLD(可編程邏輯器件)演變而來的,并將二者的特性結(jié)合在一起,使FPGA既有掩膜可編程門陣列的高邏輯密度和通用性,又有PLD的可編程特性。FPAG技術(shù)的發(fā)展使得單個(gè)
  • 關(guān)鍵字: FPGA  技術(shù)實(shí)現(xiàn)  模擬  雷達(dá)信號(hào)    

基于FPGA的AES算法芯片設(shè)計(jì)實(shí)現(xiàn)

  • 引言密碼模塊作為安全保密系統(tǒng)的重要組成部分,其核心任務(wù)就是加密數(shù)據(jù)。分組密碼算法AES以其高效率、低開銷、實(shí)現(xiàn)簡單等特點(diǎn)目前被廣泛應(yīng)用于密碼模塊的研制中。密碼模塊一般被設(shè)計(jì)成外接在主機(jī)串口或并口的一個(gè)硬件
  • 關(guān)鍵字: FPGA  AES  算法  設(shè)計(jì)實(shí)現(xiàn)    
共9970條 504/665 |‹ « 502 503 504 505 506 507 508 509 510 511 » ›|

fpga+dsp介紹

您好,目前還沒有人創(chuàng)建詞條fpga+dsp!
歡迎您創(chuàng)建該詞條,闡述對(duì)fpga+dsp的理解,并與今后在此搜索fpga+dsp的朋友們分享。    創(chuàng)建詞條

熱門主題

樹莓派    linux   
關(guān)于我們 - 廣告服務(wù) - 企業(yè)會(huì)員服務(wù) - 網(wǎng)站地圖 - 聯(lián)系我們 - 征稿 - 友情鏈接 - 手機(jī)EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產(chǎn)品世界》雜志社 版權(quán)所有 北京東曉國際技術(shù)信息咨詢有限公司
備案 京ICP備12027778號(hào)-2 北京市公安局備案:1101082052    京公網(wǎng)安備11010802012473