久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> rf-fpga

rf-fpga 文章 最新資訊

ATM流量控制器IP核的設計和實現

  •   0 引言   ATM異步傳遞方式是建立在電路交換和分組交換基礎上的一種面向連接的快速分組交換技術,它采用定長分組作為傳輸和交換的單位,并具有端到端QOS保證、完善的流量控制和擁塞控制,以及較好的技術綜合能力等優勢,這些都是目前的IP技術所不及的。和傳統的STM電路相比,ATM技術對數據交換中猝發分組的適應能力和傳輸線路的利用率都是很高的。雖然,由于靈活性和價格的原因,ATM技術沒有獲得預期的成功,但其流量控制機制對當前變長分組骨干網的流量控制還是具有重要的參考價值,所以有必要對ATM的流量控制及其實
  • 關鍵字: IP核  ATM  流量控制器  CPLD  FPGA  

基于FPGA的通信系統基帶驗證平臺的設計

  •   1 引言   在通信領域尤其是無線通信方面,隨著技術不斷更新和新標準的發布,設計者需要一個高速通用硬件平臺來實現并驗證自己的通信系統和相關算法。FPGA(現場可編程門陣列)作為一種大規模可編程邏輯器件,體系結構和邏輯單元靈活、集成度高、適用范圍寬,并且設計開發周期短、設計制造成本低、開發工具先進并可實時在線檢驗,廣泛應用于產品的原型設計和產品生產。   與傳統的DSP(數字信號處理器)或GPP(通用處理器)相比,FPGA在某些信號處理任務中表現出非常強的性能,具有高吞吐率、架構和算法靈活、并行計
  • 關鍵字: FPGA  通信  基帶驗證  DSP  GPP  

AES算法的快速硬件設計與實現

  •   信息安全是計算機科學技術的熱點研究領域,數據加密則是信息安全的重要手段。隨著可編程技術的飛速發展及高速集成電路的不斷出現,采用FPGA實現加密算法已受到越來越廣泛的關注和重視[1][2]。與傳統的軟件加密方法相比,硬件加密的優點是:(1)安全性好,不易被攻擊;(2)計算速度快,效率高;(3)成本低,性能可靠。加密系統中體現數據傳輸速度的一個重要性能指標是數據吞吐量,計算公式為:(數據長度M/時鐘個數N)×時鐘頻率F。提高數據吞吐量是改善加密系統性能的關鍵,也是加密算法硬件實現技術的重要內容
  • 關鍵字: FPGA  AES  信息安全  數據加密  

FPGA協處理器的優勢

  • FPGA協處理器的優勢,傳統的、基于通用DSP處理器并運行由C語言開發的算法的高性能DSP平臺,正在朝著使用FPGA預處理器和/或協處理器的方向發展。這一最新發展能夠為產品提供巨大的性能、功耗和成本優勢。
  • 關鍵字: 優勢  處理器  FPGA  

熱防護系統的無線溫度監測技術發展

  •   1 引言   具有競爭力的商業可重復使用運載飛行器(RLV)代替老化的航天飛機是NASA和美國航空、航天工業的一個主要目標[1]。為了達到這個目標,NASA追求創新技術的發展,降低成本、增加飛行的安全性和可靠性,需要提高的一個主要方面就是地面操作。如果每架航天飛機按能完成一百次飛行計算,地面操作所占的費用大約占生產周期費用的25%-30%。當前的程序依賴于人力來完成整個外部表面的詳細的檢測,需要人為的識別損傷的位置、尺寸,并作判斷是否應該忽略、修補、替換,其中最耗時、最單調的工作就是檢測20000多
  • 關鍵字: 無線  溫度監測  熱防護  SensoTag  射頻  RF  TPS  

相同的硬件,不同的應用

  •   本文于2008年5月6日收到。Marcelle Douglas:擁有美國加州國立大學的計算機科學研究生學位。   面對當今電子設計行業的諸多壓力,電子設計人員應該做些什么呢?將注意力放在產品智能上,并提升電子生態系統可能是最好的答案。器件連通性與硬件角色的變化密切相關,因此其重要性日益突顯。 變幻莫測的電子市場   電子設計的樂趣到哪兒去了?這是大多數電子產品設計人員現在心中存在的疑問。他們必須了解比過去更多更新的科學技術,如果這還不夠的話,諸如制造業的全球化、離岸外包等較大規模的行業趨
  • 關鍵字: 電子設計  產品智能  FPGA  嵌入式  200807  

利用MEMS技術制作無線通信用RF元件

數字拷貝機的FPGA設計

  •   光盤拷貝機通常由一臺CD-ROM驅動器、數臺CD-R或CD-RW刻錄機和一個拷貝控制器組成。拷貝控制器首先從CD-ROM驅動器中讀出源盤數據,然后將數據流分多路傳輸到各個刻錄機,控制所有的刻錄機同步刻錄CD-R光盤。目前市場上的光盤拷貝機主要有聯機拷貝機、脫機拷貝機和自動拷貝機三種類型。   (1)聯機拷貝機   聯機光盤拷貝機由一臺通用PC機和一個裝有SCSI接口刻錄機的塔式機箱組成,塔箱與PC機之間用SCSI電纜相連。聯機拷貝機使用PC機作為光盤拷貝機控制器,并利用專門的CD-R拷貝軟件將刻錄
  • 關鍵字: FPGA  數字拷貝機  CPLD  CPU  DMA  

基于NiosII的多通道PWM信號測量/產生器節點設計

  • 針對于列車控制系統半實物仿真平臺測速測距模塊的多通道PWM信號測量/產生的要求,提出了一種利用NiosII軟核處理器替代通訊用MCU的智能多通道PWM信號測量/產生器的設計方案。
  • 關鍵字: NiosII  PWM  FPGA  SOPC  200807  

基于FPGA的QPSK及OQPSK信號調制和解調電路設計

  •   0 引言   調制識別技術在軍事、民用領域都有十分廣泛的應用價值,近年來一直受到人們的關注。隨著更多調制方式的使用,調制識別技術也在不斷向前發展,并應用于各個領域。   數字調制信號又稱為鍵控信號,調制過程可用鍵控的方法由基帶信號對載頻信號的振幅、頻率及相位進行調制。這種調制的最基本方法有3種:振幅鍵控(ASK)、頻移鍵控(FSK)、相移鍵控(PSK)。根據所處理的基帶信號的進制不同,它們可分為二進制和多進制調制(M進制)。多進制數字調制與二進制相比,其頻譜利用率更高。其中QPSK(即4PSK)是
  • 關鍵字: FPGA  數字調制信號  調制識別  QPSK  

Altera發布具有第二代模型綜合技術的DSP Builder工具8.0

  •   面向高性能數字信號處理(DSP)設計,Altera公司發布具有第二代模型綜合技術的DSP Builder工具8.0。該技術使DSP設計人員第一次能夠自動生成基于高級Simulink設計描述的時序優化RTL代碼。借助這一新的DSP Builder,設計人員在幾分鐘內就可以實現接近峰值FPGA性能的高性能設計。和手動優化HDL代碼需要數小時甚至數天時間相比,這大大提高了效能。   The MathWorks信號處理和通信市場總監Ken Karnofsky評論說:“DSP Builder是第二
  • 關鍵字: Altera  DSP Builder  RF  嵌入式  

Flash外部配置器件在SOPC中的應用

  •   1 Flash在SOPC中的作用   Flash在SOPC中的作用主要表現在兩方面:一方面,可用Flash來保存FPGA的配置文件,從而可以省去EPCS芯片或解決EPCS芯片容量不夠的問題。當系統上電后,從Flash中讀取配置文件,對FPGA進行配置。另一方面,可用Flash來保存用戶程序。對于較為復雜的SOPC系統,用戶程序一般較大,用EPCS來存儲是不現實的。系統完成配置后,將Flash中的用戶程序轉移到外接RAM或片內配置生成的RAM中,然后系統開始運行。   2 Flash編程的實現  
  • 關鍵字: FPGA  SOPC  Flash  RAM  NiosII  

基于FPGA的核物理實驗定標器的設計與實現

  •   定標器在大學實驗中有很廣泛的應用,其中近代物理實驗中的核物理實驗里就有2個實驗(G-M計數管和β吸收)要用到高壓電源和定標器,而目前現有的設備一般使用的是分立元器件,已嚴重老化,高壓極不穩定,維護也較為困難;另一方面在許多常用功能上明顯欠缺,使得學生的實驗課難以維持。為此我們提出了一種新的設計方案:采用EDA進行結構設計,充分發揮FPGA(Field Programmable Gate Array)技術的集成特性,拋棄原電路中眾多晶體管,成功地對系統中的大量處理電路進行了簡化和集約,提高了儀
  • 關鍵字: FPGA  定標器  核物理實驗  G-M  

基于ADPCM算法的汽車智能語音報警系統的設計

  •   1 前言   為了防止汽車發生交通事故,當汽車智能檢測裝置探測到前方有危險時,必須向駕駛員發出警告信息。語音報警向駕駛員明確提示危險,以便駕駛員能及時準確地采取措施。因此,本文提出數字語音處理技術,先將各種狀況的報警信息進行數字化采集、存儲,遇到危險時,將判斷危險類型并自動選擇播放存儲的報警信息。由于語音信息量大,直接存儲需占用龐大的存儲空間,為此,本文采用FPGA實現ADPCM(Adaptive Differential Pulse CodeModulation,自適應差分脈沖編碼調制)編解碼器設
  • 關鍵字: 汽車  語音報警  ADPCM  FPGA  單片機  

基于TLC5510的數據采集系統設計

  •   1 TLC5510簡介   TLC5510是美國德州儀器(TI)公司的8位半閃速架構A/D轉換器。采用CMOS工藝,大大減少比較器數。TLC5510最大可提供20 Ms/s的采樣率,可廣泛應用于高速數據轉換、數字TV、醫學圖像、視頻會議以及QAM解調器等領域。TLC5510的工作電源為5 V,功耗為100 mW(典型值)。內置采樣保持電路,可簡化外圍電路設計。TLC5510具有高阻抗并行接口和內部基準電阻,模擬輸入范圍為0.6 V~2.6 V。   1.1 引腳功能描述   TLC5510采用2
  • 關鍵字: 數據采集  CMOS  A/D轉換器  FPGA  
共7111條 417/475 |‹ « 415 416 417 418 419 420 421 422 423 424 » ›|
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473