久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> soc-fpga

soc-fpga 文章 最新資訊

歐比特顏軍:你必須做不一樣的東西

  • 歐比特人的創業家園一開始是在珠海南方軟件園的留學生創業園,2002年底,顏軍開始著手打造屬于歐比特自己的科技園,2003年5月份,歐比特人終于有了自己的家——位于珠海市唐家東岸白沙路1號、毗鄰哈工大資源港的歐比特科技園。
  • 關鍵字: 歐比特 SPARCV8  SOC  

誰會在代工投資“盛宴”中缺席?

  •   在前3年之前全球代工總是在看前4大的動向,包括臺積電、聯電、中芯國際及特許。然而,臺積電一家獨大,聯電居老二似乎也相安無事。   自AMD分出Globalfoundries,及ATIC又兼并特許,再把Globalfoundries與特許合并在一起。表面上看少了一個特許,實際上由于Globalfoundries在其金主支持下積極建新廠,在代工業界引發了波浪,至少誰將成為老二成為話題。   加上存儲器大享三星近期開始投資代工,放言要接高通的手機芯片訂單;加上fabless大廠Xilinx改變策略,把2
  • 關鍵字: 臺積電  FPGA  28nm  

基于FPGA的RS485接口誤碼測試儀的設計和實現

  • 介紹了一種基于FPGA的誤碼測試儀的設計原理、實現過程及調試經驗。該誤碼測試系統使用RS485接口,具有原理簡單、接口獨特、功能豐富等特點,系統具有較好的可擴展性。
  • 關鍵字: FPGA  485  RS  接口    

子帶分解的自適應濾波器的FPGA實現

  • 基于子帶分解的自適應濾波器在提高收斂性能的同時又可以節省一定的計算量。采用Altera公司的仿真軟件Altera DSP Builder和QuartusⅡ7.2進行子帶分解的NLMS算法的自適應濾波器現場可編程門陣列設計,利用Simulink和ModelSim對設計方案進行了模型仿真和功能仿真,達到較好的效果。
  • 關鍵字: FPGA  分解  自適應濾波器    

AEMB軟核處理器的SoC系統驗證平臺

  • 本文基于32位微處理器AEMB設計了一款SoC系統驗證平臺,給出了SoC系統經過FPGA綜合后的邏輯資源占用情況,以及系統能夠運行的最高時鐘頻率。該平臺已在臺灣友晶公司的DE2-70開發板上完成了FPGA驗證。
  • 關鍵字: AEMB  SoC  軟核處理器  系統    

中芯國際和Virage Logic拓展伙伴關系至65納米低漏電工藝

  •   備受半導體產業信賴的 IP 供應商 Virage Logic 公司和中國最先進的半導體制造商中芯國際集成電路有限公司(中芯國際)日前宣布其長期合作伙伴關系擴展到包括65納米(nanometer)的低漏電(low-leakage)工藝技術。根據協議條款,系統級芯片(SoC)設計人員將能夠使用 Virage Logic 開發的,基于中芯國際65納米低漏電工藝的 SiWare(TM) 存儲器編譯器,SiWare(TM) 邏輯庫,SiPro(TM) MIPI 硅知識產權 (IP) 和 Intelli(TM)
  • 關鍵字: 中芯國際  65納米  SoC  

三星強化晶圓代工 恐牽動臺積電客戶訂單版圖

  •   韓國半導體大廠三星電子(Samsung Electronics)日前上修資本支出,其中在系統LSI(System LSI)部門,資本支出亦增加逾50%,達2兆韓元,以滿足手機等系統單芯片(SoC)需求,顯示三星有意加強晶圓代工業務。業界對此解讀,三星主要系著眼于最大客戶高通(Qualcomm)手機芯片訂單,未來是否會擴大分食高通在臺積電訂單,高通訂單版圖移轉變化有待觀察,部分業界認為較大威脅恐將在2012年以后顯現。   三星在日前上修資本支出計畫中,擬將2兆韓元應用于系統LSI部門,以滿足手機、數
  • 關鍵字: 三星電子  晶圓代工  SoC  

常用FPGA/CPLD四種設計技巧

  • 常用FPGA/CPLD四種設計技巧,FPGA/CPLD的設計思想與技巧是一個非常大的話題,本文僅介紹一些常用的設計思想與技巧,包括乒乓球操作、串并轉換、流水線操作和數據接口的同步方法。希望本文能引起工程師們的注意,如果能有意識地利用這些原則指導日
  • 關鍵字: 技巧  設計  FPGA/CPLD  常用  

AEMB軟核處理器的SoC系統驗證平臺的構建

  • SoC芯片的規模一般遠大于普通的ASIC,同時深亞微米工藝帶來的設計困難等使得SoC設計的復雜度大大提高。仿...
  • 關鍵字: FPGA  SoC  系統驗證平臺  AEMB  軟核處理器  

基于FPGA的RS485接口誤碼測試儀的設計

  • 摘要:介紹了一種基于FPGA的誤碼測試儀的設計原理、實現過程及調試經驗。該誤碼測試系統使用RS485接口...
  • 關鍵字: FPGA  RS485  誤碼測試儀  

可實現快速鎖定的FPGA片內延時鎖相環設計

  • 摘要:延時鎖相環(DLL)是一種基于數字電路實現的時鐘管理技術。DLL可用以消除時鐘偏斜,對輸入時鐘進行分頻、倍頻、移相等操作。文中介紹了FPGA芯片內DLL的結構和設計方案,在其基礎上提出可實現快速鎖定的延時鎖相環
  • 關鍵字: FPGA  延時  鎖相環    

使用SignalTap II邏輯分析儀調試FPGA

  • 摘 要 :本文介紹了可編程邏輯器件開發工具Quartus II 中SingalTap II 嵌入式邏輯分析器的使用,并給出一個具體的設計實例,詳細介紹使用SignalTap II對FPGA調試的具體方法和步驟。
    關鍵字 : SignalTap;硬件調試
  • 關鍵字: SignalTap  FPGA  邏輯分析儀  調試    

復用器重構降低FPGA成本

  • 摘 要: 本文介紹了一種新的復用器重構算法,能夠降低FPGA實際設計20%的成本。該算法通過減少復用器所需查找表(LUT)的數量來實現。算法以效率更高的4:1復用器替代2:1復用器樹。算法性能的關鍵在于尋找總線上出現的
  • 關鍵字: FPGA  復用器    

利用FPGA和CPLD數字邏輯實現ADC

  • 數字系統的設計人員擅長在其印制電路板上用FPGA和CPLD將各種處理器、存儲器和標準的功能元件粘合在一起來實現數字設計。除了這些數字功能之外,FPGA和CPLD還可以使用LVDS輸入、簡單的電阻電容(RC)電路和一些FPGA或CP
  • 關鍵字: FPGA  CPLD  ADC  數字邏輯    

基于Actel FPGA的VGA顯示控制方案

  •   目前無論是工控產品還是消費產品,在需要用到大屏幕的場合最常使用的是基于VGA接口的顯示器。VGA接口的顯示器具有顯示分辨率大、顯示圖像細膩、彩色效果突出等特點。正是由于這些優點,VGA接口的控制器廣泛應用于各種終端設備、醫療儀器、汽車電子、消費電子等領域。   1.VGA簡介   VGA是視頻圖形陣列(Video Graphics Array)的簡稱,是IBM于1987年提出的一個使用模擬信號的圖形顯示標準。最初的VGA標準最大只能支持640*480分辨率的顯示器,而為了適應大屏幕的應用,視頻
  • 關鍵字: Actel  FPGA  VGA接口  201005  
共8052條 396/537 |‹ « 394 395 396 397 398 399 400 401 402 403 » ›|

soc-fpga介紹

您好,目前還沒有人創建詞條soc-fpga!
歡迎您創建該詞條,闡述對soc-fpga的理解,并與今后在此搜索soc-fpga的朋友們分享。    創建詞條

熱門主題

樹莓派    linux   
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473