久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

首頁  資訊  商機   下載  拆解   高校  招聘   雜志  會展  EETV  百科   問答  電路圖  工程師手冊   Datasheet  100例   活動中心  E周刊閱讀   樣片申請
EEPW首頁 >> 主題列表 >> vhdl

vhdl 文章 最新資訊

VHDL結構體的數據流描述法

  • 據流描述(dataflow description)是結構體描述方法之一,它描述了數據流程的運動路徑、運動方向和運動結果。例如,同樣是一個8位比較器采用數據流法編程
  • 關鍵字: VHDL  結構體  數據流  描述法  

用VHDL設計實現的有線頂盒信源發生方案

  • VHDL是隨著可編輯邏輯器件(PLD)的發展而發展起來的一種硬件描述語言。它是1980年美國國防部VHSIC(超高速集成電路)計劃的一部分,并于1986年和1987年分別成為美國國防部和IEEE的工業標準。作為一種硬件設計時采用的標準語言,VHDL具有極強的描述能力,能支持系統行為級、寄存器傳輸級和門級三個不同層次的設計,這樣設計師將在TOP-DOWN設計的全過程中均可方便地使用同一種語言。
  • 關鍵字: VHDL  有線頂盒  信源發生  方案  

Verilog語言要素

  • Verilog HDL 中的標識符 (identifier) 可以是任意一組字母、數字、 $ 符號和 _( 下劃線 ) 符號的組合,但標識符的第一個字符必須是字母或者下劃線。另外,標識符是區分大小寫的。
  • 關鍵字: Verilog  語言要素  VHDL  

Verilog HDL的歷史及設計流程

  • Verilog HDL 是硬件描述語言的一種,用于數字電子系統設計。該語言是 1983 年由 GDA ( GateWay Design Automation )公司的 Phil Moorby 首創的。 Phil Moorby 后來成為 Verilog - XL 的主要設計者和 Cadence 公司( Cadence Design System )的第一個合伙人。
  • 關鍵字: VerilogHDL  VHDL  設計流程  

SystemVerilog語言簡介

  • Verilog模塊之間的連接是通過模塊端口進行的。為了給組成設計的各個模塊定義端口,我們必須對期望的硬件設計有一個詳細的認識。不幸的是,在設計的早期,我們很難把握設計的細節。
  • 關鍵字: SystemVerilog  語言  VHDL  

HDL語言種類

  • HDL 語言在國外有上百種。高等學校、科研單位、 EDA 公司都有自己的 HDL 語言?,F選擇較有影響的作簡要介紹。
  • 關鍵字: HDL  VHDL  種類  

Verilog HDL和VHDL的比較

  • 這兩種語言都是用于數字電子系統設計的硬件描述語言,而且都已經是 IEEE 的標準。 VHDL 1987 年成為標準,而 Verilog 是 1995 年才成為標準的。這個是因為 VHDL 是美國軍方組織開發的,而 Verilog 是一個公司的私有財產轉化而來的。為什么 Verilog 能成為 IEEE 標準呢?它一定有其優越性才行,所以說 Verilog 有更強的生命力。
  • 關鍵字: Verilog  VHDL  HDL  

什么是VHDL?

  • VHDL 語言的英文全名是 Very High Speed Integrated Circuit Hardware Description Language ,即超高速集成電路硬件描述語言。 HDL 發展的技術源頭是:在 HDL 形成發展之前,已有了許多程序設計語言,如匯編、 C 、 Pascal 、 Fortran 、 Prolog 等。
  • 關鍵字: VHDL  

VHDL設計的串口通信程序

  • 本模塊的功能是驗證實現和PC機進行基本的串口通信的功能。需要在PC機上安裝一個串口調試工具來驗證程序的功能。程序實現了一個收發一幀10個bit(即無奇偶校驗位)的串口控制器,10個bit是1位起始位,8個數據位,1個結束位。串口的波特律由程序中定義的div_par參數決定,更改該參數可以實現相應的波特率。程序當前設定的div_par 的值是0x104,對應的波特率是9600。用一個8倍波特率的時鐘將發送或接受每一位bit的周期時間劃分為8個時隙以使通信同步。
  • 關鍵字: VHDL  串口通信  PC機  

基于CPLD的字符疊加器的設計

  • 本文提出一種基于CPLD的簡易字符疊加器,具有成本低、抗干擾性能好等特點,適用于視頻監控。由于采用了CPLD器件,增強了系統集成度和設計靈活性。
  • 關鍵字: 字符疊加器  RAM  CPLD  VHDL  

VHDL編碼中面積優化探討

  • 功能強大的EDA開發軟件和專業的綜合工具的不斷發展,使應用VHDL進行PLD設計變得更簡單、更快捷。但決不能忽視VHDL語言的使用。隨著所設計電路規模的增大,對有限的芯片資源的利用率問題就顯得尤其重要。在不影響速度要求前提下,應盡可能地進行面積優化。適當地進行編碼是優化設計的重要保障,對高質量、高效率地完成VHDL是十分有意的。
  • 關鍵字: VHDL  編碼  面積優化  

IC設計工程師需要這樣牛X的知識架構

  •   剛畢業的時候,我年少輕狂,以為自己已經可以獨當一面,廟堂之上所學已經足以應付業界需要。然而在后來的工作過程中,我認識了很多牛人,也從他們身上學到了很多,從中總結了一個IC設計工程師需要具備的知識架構,想跟大家分享一下?! 〖寄芮鍐巍 ∽鳛橐粋€真正合格的數字IC設計工程師,你永遠都需要去不斷學習更加先進的知識和技術。因此,這里列出來的技能永遠都不會是完整的。我盡量每年都對這個列表進行一次更新。如果你覺得這個清單不全面,可以在本文下留言,我會盡可能把它補充完整?! ≌Z言類:Verilog-2001/&nb
  • 關鍵字: IC設計  VHDL   

基于FPGA的串行通信控制系統的設計

  • 在Altera Cyclone II平臺上采用“自頂向下”的模塊化設計思想及VHDL硬件描述語言,設計了串行通信控制系統。在Quartus II軟件上編譯、仿真后下載到FPGA芯片EP2C5Q208上,進行在線編程調試,實現了串行通信控制功能。基于FPGA的系統設計調試維護方便、可靠性高,而且設計具有靈活性,可以方便地進行擴展和移植。
  • 關鍵字: 模塊化設計  串行通信控制系統  VHDL  

TPC碼譯碼器硬件仿真的優化設計

  • 介紹一種TPC碼迭代譯碼器的硬件設計方案,基于軟判決譯碼規則,采用完全并行規整的譯碼結構,使用VHDL硬件描述語言,實現了碼率為1/2的(8,4)二維乘積碼迭代譯碼器,并特別通過硬件測試激勵來實時測量所設計迭代譯碼器的誤碼率情況,提出了優化設計方案,和傳統的硬件仿真方法相比大大提高了仿真效率。仿真結果證明該譯碼器有很大的實用性和靈活性。
  • 關鍵字: TPC碼迭代譯碼器  VHDL  軟判決譯碼規則  

VHDL設計中電路優化問題

  • VHDL設計是行為級設計,所帶來的問題是設計者的設計思考與電路結構相脫節。實際設計過程中,由于每個工程師對語言規則和電路行為的理解程度不同,每個人的編程風格各異,往往同樣的系統功能,描述的方式不一,綜合出來的電路結構更是大相徑庭。即使最終綜合出的電路都能實現相同的邏輯功能,但其電路的復雜程度和時延特性差別很大,甚至某些臃腫的電路還會產生難以預料的問題。因此,對VHDL設計中簡化電路結構,優化電路設計的問題進行深入探討,很有必要。
  • 關鍵字: 行為級設計  VHDL  邏輯資源  
共250條 2/17 « 1 2 3 4 5 6 7 8 9 10 » ›|
關于我們 - 廣告服務 - 企業會員服務 - 網站地圖 - 聯系我們 - 征稿 - 友情鏈接 - 手機EEPW
Copyright ?2000-2015 ELECTRONIC ENGINEERING & PRODUCT WORLD. All rights reserved.
《電子產品世界》雜志社 版權所有 北京東曉國際技術信息咨詢有限公司
備案 京ICP備12027778號-2 北京市公安局備案:1101082052    京公網安備11010802012473