久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 嵌入式系統 > 新品快遞 > 賽靈思同時推出六大領域優化開發套件

賽靈思同時推出六大領域優化開發套件

作者: 時間:2009-12-08 來源:電子產品世界 收藏

  全球可編程邏輯解決方案領導廠商賽靈思公司(, Inc.)日前宣布,作為公司目標設計平臺最新一步的發展,賽靈思同時推出六大領域優化。目標設計平臺是賽靈思公司幫助開發人員在設計時專注于產品創新與差異化的創新理念。這些面向-6 和 Spartan-6 系列的開發平臺可大幅縮短實現最佳系統性能所需的時間,同時還確保片上系統 (SoC) 開發階段的低功耗水平。這些最新套件主要針對嵌入式處理、DSP,以及構建要求高速串行連接功能的系統,為設計團隊提供了專門針對設計流程而精心優化的工具套件、全功能 IP 以及適合設計人員專業技術領域的通用的目標參考設計。

本文引用地址:http://cqxgywz.com/article/100872.htm

  賽靈思平臺市場營銷總監 Brent Przybus 指出:“每款新套件都提供了經驗證的設計出發點,設計人員借此可以加速產品上市進程,同時還能獲得他們所需的工具,以確保能專注于產品的創新工作。我們為設計人員提供了全套精心優化的開發資源,可幫助他們快速啟動設計工作,并最大限度地利用 -6 和 Spartan-6 系列的真正創新功能和特性。”

  套件充分利用FPGA器件功能與ISE設計套件創新

  上述套件既支持利用 -6 系列 面向高計算強度、高速、高密度 SoC 應用的設計開發,也支持利用 Spartan-6 系列 FPGA 面向注重性能、尺寸、功耗及成本的應用的設計開發。每個套件都充分利用上述兩大 FPGA 系列內的重要功能,包括:帶有集成PCI Express® 端點模塊的低功耗高速串行收發器、集成存儲器控制器,以及具有前加法器和先進控制功能的高級高性能數字信號處理芯片。

  ISE® 設計套件 11.4版本對每個套件都提供支持,為Spartan-6 FPGA設計降低25%的運行時間,為之前發布的大型、復雜和高度使用的Virtex-6 SOC設計降低30%的運行時間。

  所有套件配套提供可擴展的開發板、全功能的領域專用 IP核、目標參考設計、設計樣例、完整的文檔和線纜等,使設計人員可立即啟動開發工作。經全面驗證的目標參考設計是每個套件的核心,專門針對其支持的設計領域進行了精心優化,而且既可按其原樣直接使用,也可加以修改擴展后再使用。客戶還能獲得源代碼和仿真文件,用于在設計環境中構建自己的最終應用。

  這些套件建立在今年早些時候宣布推出的 Spartan-6 FPGA 和Virtex-6 FPGA 基礎評估套件的基礎之上,隨后賽靈思及其生態合作伙伴還將推出 DSP和市場專用,如 2009 年11 月已推出的 Virtex-6 FPGA 廣播連接套件。

  連接功能開發

  連接包含目標參考設計,其將 FPGA 內的硬件模塊、賽靈思連接 IP 以及賽靈思聯盟計劃重要成員Northwest Logic公司的IP完美整合在一起,提供全面可擴展的 PCIe 到 XAUI 或千兆位以太網的橋接器。客戶可在 Virtex-6 FPGA 套件中選擇完全符合 PCIe gen 1 或 gen 2 x1、x2、x4 標準的版本,調整 DMA 設置以優化系統帶寬,從外部 DDR3 存儲器中讀/寫數據,并鏈接到系統環境中的全 XAUI接口。Spartan-6 FPGA 套件幫助設計人員利用完整授權的Northwest Logic DMA引擎IP,將完全符合 PCIe gen 1 標準的接口與千兆位以太網相鏈接。這兩款套件幫助設計人員測量系統帶寬,優化設置,以降低主機系統環境的功耗與成本。預先加載的目標參考設計經過精心優化,可展示采用最高運行頻率達 250MHz的四個不同時鐘域的全功能連接系統。


上一頁 1 2 3 下一頁

評論


相關推薦

技術專區

關閉