久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 模擬技術 > 設計應用 > 通過調整基準電壓提高ADC精度

通過調整基準電壓提高ADC精度

作者:FrancoContadini 時間:2012-02-14 來源:電子產品世界 收藏

  為了提高靈活性,數據采集板應適合不同的輸入電壓范圍,利用同一采集電路處理低幅度信號時往往需要增加幾位分辨率,從而提高了系統成本。

本文引用地址:http://cqxgywz.com/article/129008.htm

  利用本應用筆記給出的簡單電路,可以采用低成本10位將實際精度提高至13位。

  的1個LSB (最低有效位)為FSR/2n,其中n表示位數。FSR(滿量程)取決于電壓基準幅度。采用外部基準的MAX159是低功耗、108ksps串行,封裝于mMAX-8,其輸入范圍為0至VDD +50mV。較寬的輸入范圍允許利用基準縮放技術來適應不同的輸入范圍。

  低成本、3端電壓基準的輸出通過數字可編程電阻(MAX5420)進行縮放調節,可提供精確的分壓比(1248)。分壓比精度為0.025%至0.5%,取決于所選擇的器件等級(ABC)。分壓比由數字輸入D1和D0決定,具體如表1所示。

         



關鍵詞: ADC 分壓器

評論


相關推薦

技術專區

關閉