久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > 嵌入式微處理器IP core設計與分析

嵌入式微處理器IP core設計與分析

作者: 時間:2012-02-07 來源:網絡 收藏

3.1 仿真驗證
驗證方法:首先編寫各種測試代碼:然后轉化為vhdl文件,再寫入ROM模塊;最后在仿真環境中運行核,完成對整個系統的全指令集測試。一般內部RAM和寄存器的值無法直接檢測,可以通過多條指令將其輸出到核的四個輸出端口供檢查。本文采用Model Tech公司的仿真工具Moledsim來進行功能仿真和時序仿真。

本文引用地址:http://cqxgywz.com/article/149766.htm

a.JPG


圖6是對基本子程序調用指令的測試仿真時序。包括子程序調用、傳送、加法以及返回等指令。根據測試指令集,如果程序執行正確,那么在程序執行完后,輸出端口P0口就會出現21H。
測試指令集:MOV A,#20H;ACALL DELY;MOV P0,A;DELAY:INC A;MOVP0,A。
3.2 綜合及綜合結果
本文中的綜合及優化都是由綜合工具SynplifyPro來完成的。利用Synplify Pro工具提供的邏輯綜合與適配工具和的約束條件,可以方便的實現本文各模塊的邏輯綜合和布局布線。
對于本文中的八位來說,由于它是一個非常復雜的數字邏輯電路,不僅包含大量的組合邏輯電路,而且包含了時序復雜的時序邏輯電路。通過邏輯綜合估計整個系統超過一百萬門,因此要用大容量的可編程邏輯器件來做電路驗證。通過比較各種可編程邏輯器件的性能和結構特點(見表2),決定采用器件Xilinx Virtex2 XC2V1000bg575—6來完成本文的電路驗證。

i.JPG


綜合結果主要是利用結構視圖、綜合報告綜合結果是否滿足時序要求,分析綜合的頻率、面積等信息。
3.3 性能分析
本文的器件資源的占用情況如表3。 (由于內部存儲器要占用很多的資源,故此表列出的是縮減內部內存后器件的資源占用情況)。

h.JPG


將經過FPGA驗證的MCU核與傳統的做比較,可以看出,由于所核是采用硬布線邏輯產生控制信號,所以其工作時鐘頻率要大大優于傳統的微處理器。FPGA驗證的結果是,工作時鐘頻率大于60MHz,是傳統微控制器工作時鐘頻率的五倍;在每MHz時鐘頻率的指令執行效率指標上,所微處理器核的性能約為傳統微控制器的12倍。這得益于微控制器內核采用類RISC指令結構,及設計指令執行周期的大大減小。

4 結束語
由于整個微控制器內核都是采用可綜合的VHDL語言描述,這使得該內核具有很好的可移植性、可重復利用性和實用性。也可以適當地拓寬數據總線的寬度,以減少內存訪問的次數,從而提高指令執行效率。此外,還可借助EDA工具,方便地與AD/DA轉換器、LCD顯示驅動器、串行通信接口等外圍功能模塊綜合成各種控制系統。

linux操作系統文章專題:linux操作系統詳解(linux不再難懂)

上一頁 1 2 3 下一頁

評論


相關推薦

技術專區

關閉