久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > 松耦合式可編程復雜SoC的設計實現

松耦合式可編程復雜SoC的設計實現

作者: 時間:2011-06-12 來源:網絡 收藏
編程、編譯及仿真

本文引用地址:http://cqxgywz.com/article/150604.htm

  用戶在C編程時,只需要按照Speed所需的啟動方式,先設置控制字、再輸入濾波系數、然后啟動DMA輸入原始數據。值得注意的地方是,為了Speed的運算與DMA中原始數據輸入同步,需要在C代碼的不同指令間插入一定的延遲指令,此延遲間隔可根據軟硬件的響應速度來計算。

  Gaisler Research公司提供完整的LEON3開發套件,包括C代碼編譯器sparc-elf-gcc,大大方便了軟硬件開發和聯合調試。 將LEON3和Speed的硬件HDL描述,及編譯后的二進制指令調入Modelsim進行軟件仿真,再利用FPGA進行硬件仿真,其結果如圖8、9、10所示。

  

從C語言控制字產生的配置時序

  圖8 從C語言控制字產生的配置時序

  

觸發中斷響應的zero

  圖9 觸發中斷響應的zero_flag信號

  

在Altera StratixII 2S180中的仿真結果

  圖10 在Altera StratixII 2S180中的仿真結果

  結語

  本項目利用LEON3的高性能、易編程、開源等優點,開發了AHB總線接口和DMA控制器,了Speed專用信號處理器的軟件,大大簡化了Speed用戶的開發過程。有待改進之處是,1)當前Speed可處理40bit數據,而Leon3是32bit,沒有最大限度發揮Speed的運算能力;2)如果在LEON3上運行RTEMS (Real Time Executive for MultiProcessor Systems) 操作系統,將進一步方便用戶擴展LEON3的利用價值。


上一頁 1 2 3 下一頁

評論


相關推薦

技術專區

關閉