久久ER99热精品一区二区-久久精品99国产精品日本-久久精品免费一区二区三区-久久综合九色综合欧美狠狠

新聞中心

EEPW首頁 > 嵌入式系統 > 設計應用 > 高速轉換器時鐘分配器件的端接

高速轉換器時鐘分配器件的端接

作者: 時間:2011-04-19 來源:網絡 收藏

端接不當使回聲的幅度隨著時間而變化,因此t也會隨時間變化。端接的時間常數也會影響回聲脈沖的形狀和寬度。基于以上原因,反射引起的附加抖動,從形狀看類似增加經典抖動的高斯特性。為了避免抖動和質量降低的不利影響,需要使用表1中總結的恰當信號端接方法。Z0是傳輸線的阻抗;ZOUT 是驅動器的輸出阻抗,ZIN 是接收器的輸入阻抗。僅顯示CMOS和PECL/LVPECL電路。

表1. 端接

表1. 端接

方法
描述
優勢
弱點
備注
串行端接
CMOS
image004.jpg
實際上,因為阻抗會隨頻率動態變化,難以達到阻抗匹配,所以緩沖器輸出端可以省去電阻(R)。
低功耗解決方案(沒有對地的吸電流)
很容易計算R的值 R (Z0ZOUT).
上升/下降時間受RC電路的影響,增加抖動。
只對低頻信號有效。
CMOS驅動器
不適合高頻時鐘CMOS drivers.信號。
適合低頻時鐘信號和非常短的走線。
下拉電阻
CMOS
image005.jpg
非常簡單(R = Z0)
高功耗
不推薦
LVPECL
image006.jpg
簡單的3電阻解決方案。
就節能而言稍好一點,相對于4電阻端接來說節省一個電阻。
推薦。
端接電阻盡可能靠近PECL接收器放置。
交流端接
CMOS
image007.jpg
沒有直流功耗。
為避免較高功耗,C應該很小,但也不能太小而導致吸電流。
LVPECL
image008.jpg
交流耦合允許調整偏置電壓。避免電路兩端之間的能量流動。
交流耦合只推薦用于平衡信號(50%占空比的時鐘信號)。
交流耦合電容的ESR值和容值應該很低。
電阻橋
CMOS
image009.jpg
功耗實現合理的權衡取舍。
單端時鐘用兩個
LVPECL
image010.jpg
差分輸出邏輯用4個外部
3.3V LVPECL驅動器廣泛應用端接。

上一頁 1 2 下一頁

評論


相關推薦

技術專區

關閉